ELECTRONIC SYSTEM HAVING A CHIP INTEGRATED POWER-ON RESET CIRCUIT WITH GLITCH SENSOR
A power-on reset circuit (12) with glitch sensing capabilities is formed as part of the same integrated circuit chip (14) containing other logical circuits (20). A port (22) included in the integrated circuit chip enables a power-on reset signal generated by the integrated power-on reset circuit to...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A power-on reset circuit (12) with glitch sensing capabilities is formed as part of the same integrated circuit chip (14) containing other logical circuits (20). A port (22) included in the integrated circuit chip enables a power-on reset signal generated by the integrated power-on reset circuit to be output from the chip and applied to other chips (14) installed in a single chip or multi-chip electronic system (10). The power-on reset circuit compares (24) a capacitor (48) stored reset voltage to a reference voltage and outputs the power-on reset signal when the reset voltage falls below the reference voltage. Storage of the reset voltage by the capacitor is controlled by a glitch sensor (52) which detects changes in voltage provided by a power supply in excess of a given threshold and, in response thereto, triggers a capacitor discharge. This causes the reset voltage to fall below the reference voltage, and the power-on reset signal to be output. Furthermore, for synchronously operated systems, the output power-on reset signal is synchronized (38) with an edge of an output clock (30) signal.
L'invention concerne un circuit de remise à zéro de la mise sous tension (12) avec possibilités de détection de pointes de tension. Ce circuit constitue une partie d'une microplaquette (14) contenant également d'autres circuits logiques (20). Grâce à un point de connexion (22) placé dans la microplaquette, la puce peut émettre un signal de remise à zéro produit par le circuit de remise à zéro de la mise sous tension intégré et ce signal est appliqué à d'autres puces (14) montées dans un système électronique multipuce ou monopuce (10). Le circuit de remise à zéro de la mise sous tension compare (24) une tension de remise à zéro de la mise sous tension emmagasinée dans un condensateur (48) à une tension de référence et émet le signal de remise à zéro de la mise sous tension lorsque la tension de remise à zéro de la mise sous tension passe en-deçà de la tension de référence. La tension de remise à zéro de la mise sous tension emmagasinée par le condensateur est commandée par un détecteur des pointes de tension (52) qui détecte les changements de la tension fournie par une alimentation en courant et dépassant un seuil donné et déclenche en réponse une décharge de condensateur, ce qui ramène la tension en-deçà de la tension de référence et provoque l'émission du signal de remise à zéro de la mise sous tension. De plus, pour des systèmes fonctionnant simultanément, le sign |
---|