ELECTRONIC DEVICE, AND METHOD FOR CONTROLLING CRYSTAL OSCILLATOR OF ELECTRONIC DEVICE
This electronic device may comprise: a processor; a crystal oscillator (XO) generating a reference clock for generating a signal with a reference frequency; and a memory. The processor can: determine a trim value so that a clock generator can generate a constant frequency in a sleep mode; apply the...
Gespeichert in:
Hauptverfasser: | , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | This electronic device may comprise: a processor; a crystal oscillator (XO) generating a reference clock for generating a signal with a reference frequency; and a memory. The processor can: determine a trim value so that a clock generator can generate a constant frequency in a sleep mode; apply the determined trim value on the basis that the clock generator enters the sleep mode; perform calibration while the clock generator is in the sleep mode; determine a control coefficient causing a frequency error in the crystal oscillator to be below a threshold; store a determined control coefficient value in the memory; and change the control coefficient to the determined control coefficient value in the sleep mode on the basis that the state of the clock generator switches from an active mode to the sleep mode.
La présente divulgation concerne un dispositif électronique qui peut comprendre : un processeur ; un oscillateur à quartz (XO) générant une horloge de référence pour générer un signal avec une fréquence de référence ; et une mémoire. Le processeur peut : déterminer une valeur de compensation de telle sorte qu'un générateur d'horloge peut générer une fréquence constante dans un mode veille ; appliquer la valeur de compensation déterminée sur la base du fait que le générateur d'horloge entre dans le mode veille ; effectuer un étalonnage pendant que le générateur d'horloge est dans le mode veille ; déterminer un coefficient de commande amenant une erreur de fréquence dans l'oscillateur à quartz à être inférieure à un seuil ; stocker une valeur de coefficient de commande déterminée dans la mémoire ; et modifier le coefficient de commande à la valeur de coefficient de commande déterminée dans le mode veille sur la base du fait que l'état du générateur d'horloge passe d'un mode actif au mode veille.
전자 장치는 프로세서, 기준 주파수를 갖는 신호를 생성하기 위한 기준 클럭을 생성하는 수정 발진기(XO, crystal oscillator) 및 메모리를 포함할 수 있다. 프로세서는 클럭 생성기(clock generator)가 슬립(sleep) 모드인 상태에서 일정하게 주파수를 생성할 수 있도록 트림(trim) 값을 결정하고, 클럭 생성기(clock generator)가 슬립(sleep) 모드인 상태로 진입함에 기반하여 결정된 트림(trim) 값을 적용하며, 클럭 생성기(clock generator)가 슬립(sleep) 모드인 상태에서 캘리브레이션(calibration)을 진행하고, 수정 발진기의 주파수 에러가 임계값 이하가 되도록 만드는 제어 계수를 결정하고, 결정된 제어 계수 값을 메모리 상에 저장하고, 클럭 생성기(clock generator)의 상태가 활성화(active) 모드에서 슬립(sleep) 모드로 전환됨에 기반하여 제어 계수를 슬립(sleep) 모드인 상태에서 결정된 제어 계수 값으로 변경할 수 있다. |
---|