FLEXIBLE SRAM PRE-CHARGE SYSTEMS AND METHODS

Embodiments of the present disclosure include techniques for pre-charging an SRAM. A pre-charge signal may be used to apply a pre-charge voltage to bit lines in an SRAM memory bank. Features and advantages of the present disclosure include receiving a pre-charge signal in an SRAM and storing the pre...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: JADAV, Jay Paresh, CHAI, Chiaming, MAGILL, Kevin Neal
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator JADAV, Jay Paresh
CHAI, Chiaming
MAGILL, Kevin Neal
description Embodiments of the present disclosure include techniques for pre-charging an SRAM. A pre-charge signal may be used to apply a pre-charge voltage to bit lines in an SRAM memory bank. Features and advantages of the present disclosure include receiving a pre-charge signal in an SRAM and storing the pre-charge signal. The pre-charge signal may be received and stored on a cycle where the SRAM is performing a memory access. The stored pre-charge signal may be applied on a later cycle. In some embodiments, an SRAM is partitioned into multiple sub-banks, and multiple pre-charge signals are received and stored for different sub-banks. Stored pre-charge signals may be applied to the different sub-banks independently, for example. Des modes de réalisation de la présente invention comprennent des techniques de précharge d'une SRAM. Un signal de précharge peut être utilisé pour appliquer une tension de précharge à des lignes de bits dans une banque de mémoire SRAM. Les caractéristiques et les avantages de la présente invention comprennent la réception d'un signal de précharge dans une SRAM et le stockage du signal de précharge. Le signal de précharge peut être reçu et stocké pendant un cycle où la SRAM effectue un accès mémoire. Le signal de précharge stocké peut être appliqué pendant un cycle ultérieur. Dans certains modes de réalisation, une SRAM est partitionnée en de multiples sous-banques, et de multiples signaux de précharge sont reçus et stockés pour différentes sous-banques. Des signaux de précharge stockés peuvent être appliqués aux différentes sous-banques indépendamment, par exemple.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2024151370A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2024151370A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2024151370A13</originalsourceid><addsrcrecordid>eNrjZNBx83GN8HTycVUIDnL0VQgIctV19nAMcgfyI4NDXH2DFRz9XBR8XUM8_F2CeRhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJfLi_kYGRiaGpobG5gaOhMXGqAB5JJfA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>FLEXIBLE SRAM PRE-CHARGE SYSTEMS AND METHODS</title><source>esp@cenet</source><creator>JADAV, Jay Paresh ; CHAI, Chiaming ; MAGILL, Kevin Neal</creator><creatorcontrib>JADAV, Jay Paresh ; CHAI, Chiaming ; MAGILL, Kevin Neal</creatorcontrib><description>Embodiments of the present disclosure include techniques for pre-charging an SRAM. A pre-charge signal may be used to apply a pre-charge voltage to bit lines in an SRAM memory bank. Features and advantages of the present disclosure include receiving a pre-charge signal in an SRAM and storing the pre-charge signal. The pre-charge signal may be received and stored on a cycle where the SRAM is performing a memory access. The stored pre-charge signal may be applied on a later cycle. In some embodiments, an SRAM is partitioned into multiple sub-banks, and multiple pre-charge signals are received and stored for different sub-banks. Stored pre-charge signals may be applied to the different sub-banks independently, for example. Des modes de réalisation de la présente invention comprennent des techniques de précharge d'une SRAM. Un signal de précharge peut être utilisé pour appliquer une tension de précharge à des lignes de bits dans une banque de mémoire SRAM. Les caractéristiques et les avantages de la présente invention comprennent la réception d'un signal de précharge dans une SRAM et le stockage du signal de précharge. Le signal de précharge peut être reçu et stocké pendant un cycle où la SRAM effectue un accès mémoire. Le signal de précharge stocké peut être appliqué pendant un cycle ultérieur. Dans certains modes de réalisation, une SRAM est partitionnée en de multiples sous-banques, et de multiples signaux de précharge sont reçus et stockés pour différentes sous-banques. Des signaux de précharge stockés peuvent être appliqués aux différentes sous-banques indépendamment, par exemple.</description><language>eng ; fre</language><subject>INFORMATION STORAGE ; PHYSICS ; STATIC STORES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240718&amp;DB=EPODOC&amp;CC=WO&amp;NR=2024151370A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,778,883,25547,76298</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240718&amp;DB=EPODOC&amp;CC=WO&amp;NR=2024151370A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>JADAV, Jay Paresh</creatorcontrib><creatorcontrib>CHAI, Chiaming</creatorcontrib><creatorcontrib>MAGILL, Kevin Neal</creatorcontrib><title>FLEXIBLE SRAM PRE-CHARGE SYSTEMS AND METHODS</title><description>Embodiments of the present disclosure include techniques for pre-charging an SRAM. A pre-charge signal may be used to apply a pre-charge voltage to bit lines in an SRAM memory bank. Features and advantages of the present disclosure include receiving a pre-charge signal in an SRAM and storing the pre-charge signal. The pre-charge signal may be received and stored on a cycle where the SRAM is performing a memory access. The stored pre-charge signal may be applied on a later cycle. In some embodiments, an SRAM is partitioned into multiple sub-banks, and multiple pre-charge signals are received and stored for different sub-banks. Stored pre-charge signals may be applied to the different sub-banks independently, for example. Des modes de réalisation de la présente invention comprennent des techniques de précharge d'une SRAM. Un signal de précharge peut être utilisé pour appliquer une tension de précharge à des lignes de bits dans une banque de mémoire SRAM. Les caractéristiques et les avantages de la présente invention comprennent la réception d'un signal de précharge dans une SRAM et le stockage du signal de précharge. Le signal de précharge peut être reçu et stocké pendant un cycle où la SRAM effectue un accès mémoire. Le signal de précharge stocké peut être appliqué pendant un cycle ultérieur. Dans certains modes de réalisation, une SRAM est partitionnée en de multiples sous-banques, et de multiples signaux de précharge sont reçus et stockés pour différentes sous-banques. Des signaux de précharge stockés peuvent être appliqués aux différentes sous-banques indépendamment, par exemple.</description><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>STATIC STORES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZNBx83GN8HTycVUIDnL0VQgIctV19nAMcgfyI4NDXH2DFRz9XBR8XUM8_F2CeRhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJfLi_kYGRiaGpobG5gaOhMXGqAB5JJfA</recordid><startdate>20240718</startdate><enddate>20240718</enddate><creator>JADAV, Jay Paresh</creator><creator>CHAI, Chiaming</creator><creator>MAGILL, Kevin Neal</creator><scope>EVB</scope></search><sort><creationdate>20240718</creationdate><title>FLEXIBLE SRAM PRE-CHARGE SYSTEMS AND METHODS</title><author>JADAV, Jay Paresh ; CHAI, Chiaming ; MAGILL, Kevin Neal</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2024151370A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2024</creationdate><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>STATIC STORES</topic><toplevel>online_resources</toplevel><creatorcontrib>JADAV, Jay Paresh</creatorcontrib><creatorcontrib>CHAI, Chiaming</creatorcontrib><creatorcontrib>MAGILL, Kevin Neal</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>JADAV, Jay Paresh</au><au>CHAI, Chiaming</au><au>MAGILL, Kevin Neal</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>FLEXIBLE SRAM PRE-CHARGE SYSTEMS AND METHODS</title><date>2024-07-18</date><risdate>2024</risdate><abstract>Embodiments of the present disclosure include techniques for pre-charging an SRAM. A pre-charge signal may be used to apply a pre-charge voltage to bit lines in an SRAM memory bank. Features and advantages of the present disclosure include receiving a pre-charge signal in an SRAM and storing the pre-charge signal. The pre-charge signal may be received and stored on a cycle where the SRAM is performing a memory access. The stored pre-charge signal may be applied on a later cycle. In some embodiments, an SRAM is partitioned into multiple sub-banks, and multiple pre-charge signals are received and stored for different sub-banks. Stored pre-charge signals may be applied to the different sub-banks independently, for example. Des modes de réalisation de la présente invention comprennent des techniques de précharge d'une SRAM. Un signal de précharge peut être utilisé pour appliquer une tension de précharge à des lignes de bits dans une banque de mémoire SRAM. Les caractéristiques et les avantages de la présente invention comprennent la réception d'un signal de précharge dans une SRAM et le stockage du signal de précharge. Le signal de précharge peut être reçu et stocké pendant un cycle où la SRAM effectue un accès mémoire. Le signal de précharge stocké peut être appliqué pendant un cycle ultérieur. Dans certains modes de réalisation, une SRAM est partitionnée en de multiples sous-banques, et de multiples signaux de précharge sont reçus et stockés pour différentes sous-banques. Des signaux de précharge stockés peuvent être appliqués aux différentes sous-banques indépendamment, par exemple.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2024151370A1
source esp@cenet
subjects INFORMATION STORAGE
PHYSICS
STATIC STORES
title FLEXIBLE SRAM PRE-CHARGE SYSTEMS AND METHODS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-16T23%3A56%3A34IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=JADAV,%20Jay%20Paresh&rft.date=2024-07-18&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2024151370A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true