SYSTEMS AND METHODS FOR MANAGING INTERRUPT PRIORITY LEVELS

A system includes non-transitory computer readable memory and a processor. The non-transitory computer readable memory stores a current processor interrupt priority level and a current disable interrupt control (DISICTL) interrupt priority level. The processor to update the current processor interru...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: CATHERWOOD, Michael, SCHLUNDER, Howard, MICKEY, David
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator CATHERWOOD, Michael
SCHLUNDER, Howard
MICKEY, David
description A system includes non-transitory computer readable memory and a processor. The non-transitory computer readable memory stores a current processor interrupt priority level and a current disable interrupt control (DISICTL) interrupt priority level. The processor to update the current processor interrupt priority level based on respective interrupt priority levels associated with respective exceptions, and update the current DISICTL interrupt priority level based on a respective DISICTL instruction, wherein the respective DISICTL instruction specifies a respective user-definable DISICTL interrupt priority level. The processor determines a highest interrupt priority level between the current processor interrupt priority level and the current DISICTL interrupt priority level, and apply the highest interrupt priority level during execution of respective code. Un système comprend une mémoire non transitoire lisible par ordinateur et un processeur. La mémoire non transitoire lisible par ordinateur stocke un niveau de priorité d'interruption (IPL) actuel de processeur et un IPL actuel de commande d'interruption de désactivation (DISICTL). Le processeur doit mettre à jour : l'IPL actuel de processeur, d'après des IPL respectifs associés à des exceptions respectives ; et l'IPL actuel de DISICTL, d'après une instruction respective de DISICTL spécifiant un IPL respectif de DISICTL définissable par l'utilisateur. Le processeur détermine un IPL maximal entre l'IPL actuel de processeur et l'IPL actuel de DISICTL et appliquer cet IPL maximal pendant l'exécution de code respectif.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2023107425A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2023107425A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2023107425A13</originalsourceid><addsrcrecordid>eNrjZLAKjgwOcfUNVnD0c1HwdQ3x8HcJVnDzD1LwdfRzdPf0c1fw9AtxDQoKDQhRCAjy9A_yDIlU8HENc_UJ5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgZGxoYG5iZGpo6GxsSpAgCBpCpH</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SYSTEMS AND METHODS FOR MANAGING INTERRUPT PRIORITY LEVELS</title><source>esp@cenet</source><creator>CATHERWOOD, Michael ; SCHLUNDER, Howard ; MICKEY, David</creator><creatorcontrib>CATHERWOOD, Michael ; SCHLUNDER, Howard ; MICKEY, David</creatorcontrib><description>A system includes non-transitory computer readable memory and a processor. The non-transitory computer readable memory stores a current processor interrupt priority level and a current disable interrupt control (DISICTL) interrupt priority level. The processor to update the current processor interrupt priority level based on respective interrupt priority levels associated with respective exceptions, and update the current DISICTL interrupt priority level based on a respective DISICTL instruction, wherein the respective DISICTL instruction specifies a respective user-definable DISICTL interrupt priority level. The processor determines a highest interrupt priority level between the current processor interrupt priority level and the current DISICTL interrupt priority level, and apply the highest interrupt priority level during execution of respective code. Un système comprend une mémoire non transitoire lisible par ordinateur et un processeur. La mémoire non transitoire lisible par ordinateur stocke un niveau de priorité d'interruption (IPL) actuel de processeur et un IPL actuel de commande d'interruption de désactivation (DISICTL). Le processeur doit mettre à jour : l'IPL actuel de processeur, d'après des IPL respectifs associés à des exceptions respectives ; et l'IPL actuel de DISICTL, d'après une instruction respective de DISICTL spécifiant un IPL respectif de DISICTL définissable par l'utilisateur. Le processeur détermine un IPL maximal entre l'IPL actuel de processeur et l'IPL actuel de DISICTL et appliquer cet IPL maximal pendant l'exécution de code respectif.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230615&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023107425A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230615&amp;DB=EPODOC&amp;CC=WO&amp;NR=2023107425A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>CATHERWOOD, Michael</creatorcontrib><creatorcontrib>SCHLUNDER, Howard</creatorcontrib><creatorcontrib>MICKEY, David</creatorcontrib><title>SYSTEMS AND METHODS FOR MANAGING INTERRUPT PRIORITY LEVELS</title><description>A system includes non-transitory computer readable memory and a processor. The non-transitory computer readable memory stores a current processor interrupt priority level and a current disable interrupt control (DISICTL) interrupt priority level. The processor to update the current processor interrupt priority level based on respective interrupt priority levels associated with respective exceptions, and update the current DISICTL interrupt priority level based on a respective DISICTL instruction, wherein the respective DISICTL instruction specifies a respective user-definable DISICTL interrupt priority level. The processor determines a highest interrupt priority level between the current processor interrupt priority level and the current DISICTL interrupt priority level, and apply the highest interrupt priority level during execution of respective code. Un système comprend une mémoire non transitoire lisible par ordinateur et un processeur. La mémoire non transitoire lisible par ordinateur stocke un niveau de priorité d'interruption (IPL) actuel de processeur et un IPL actuel de commande d'interruption de désactivation (DISICTL). Le processeur doit mettre à jour : l'IPL actuel de processeur, d'après des IPL respectifs associés à des exceptions respectives ; et l'IPL actuel de DISICTL, d'après une instruction respective de DISICTL spécifiant un IPL respectif de DISICTL définissable par l'utilisateur. Le processeur détermine un IPL maximal entre l'IPL actuel de processeur et l'IPL actuel de DISICTL et appliquer cet IPL maximal pendant l'exécution de code respectif.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLAKjgwOcfUNVnD0c1HwdQ3x8HcJVnDzD1LwdfRzdPf0c1fw9AtxDQoKDQhRCAjy9A_yDIlU8HENc_UJ5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgZGxoYG5iZGpo6GxsSpAgCBpCpH</recordid><startdate>20230615</startdate><enddate>20230615</enddate><creator>CATHERWOOD, Michael</creator><creator>SCHLUNDER, Howard</creator><creator>MICKEY, David</creator><scope>EVB</scope></search><sort><creationdate>20230615</creationdate><title>SYSTEMS AND METHODS FOR MANAGING INTERRUPT PRIORITY LEVELS</title><author>CATHERWOOD, Michael ; SCHLUNDER, Howard ; MICKEY, David</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2023107425A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2023</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>CATHERWOOD, Michael</creatorcontrib><creatorcontrib>SCHLUNDER, Howard</creatorcontrib><creatorcontrib>MICKEY, David</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>CATHERWOOD, Michael</au><au>SCHLUNDER, Howard</au><au>MICKEY, David</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SYSTEMS AND METHODS FOR MANAGING INTERRUPT PRIORITY LEVELS</title><date>2023-06-15</date><risdate>2023</risdate><abstract>A system includes non-transitory computer readable memory and a processor. The non-transitory computer readable memory stores a current processor interrupt priority level and a current disable interrupt control (DISICTL) interrupt priority level. The processor to update the current processor interrupt priority level based on respective interrupt priority levels associated with respective exceptions, and update the current DISICTL interrupt priority level based on a respective DISICTL instruction, wherein the respective DISICTL instruction specifies a respective user-definable DISICTL interrupt priority level. The processor determines a highest interrupt priority level between the current processor interrupt priority level and the current DISICTL interrupt priority level, and apply the highest interrupt priority level during execution of respective code. Un système comprend une mémoire non transitoire lisible par ordinateur et un processeur. La mémoire non transitoire lisible par ordinateur stocke un niveau de priorité d'interruption (IPL) actuel de processeur et un IPL actuel de commande d'interruption de désactivation (DISICTL). Le processeur doit mettre à jour : l'IPL actuel de processeur, d'après des IPL respectifs associés à des exceptions respectives ; et l'IPL actuel de DISICTL, d'après une instruction respective de DISICTL spécifiant un IPL respectif de DISICTL définissable par l'utilisateur. Le processeur détermine un IPL maximal entre l'IPL actuel de processeur et l'IPL actuel de DISICTL et appliquer cet IPL maximal pendant l'exécution de code respectif.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2023107425A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title SYSTEMS AND METHODS FOR MANAGING INTERRUPT PRIORITY LEVELS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-29T11%3A46%3A59IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=CATHERWOOD,%20Michael&rft.date=2023-06-15&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2023107425A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true