SYSTEMS AND METHODS FOR PROCESSOR MONITORING AND RECOVERY

A fault recoverable computer system including an instruction table having a plurality of processor instructions. The system also includes at least one sensor arranged to monitor an environmental condition and output sensor data. A monitor module is arranged to receive sensor data and/or processor st...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GOLONKA, Walter M, ULINSKAS, Tyler J
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator GOLONKA, Walter M
ULINSKAS, Tyler J
description A fault recoverable computer system including an instruction table having a plurality of processor instructions. The system also includes at least one sensor arranged to monitor an environmental condition and output sensor data. A monitor module is arranged to receive sensor data and/or processor state information. A testing module is arranged to perform a plurality of self-tests including a first self-test of the computer system and, if the first self-test fails, output a failure notification. A recovery module is arranged to update the instruction table in response to receiving the failure notification. The update includes replacing a first processor instruction arranged to perform a first function with a replacement set of processor instructions configured to alternatively perform the first function. Un système informatique récupérable par défaut comprend une table d'instructions présentant une pluralité d'instructions de processeur. Le système comprend également au moins un capteur conçu pour surveiller un état environnemental et des données de sortie de capteur. Un module de surveillance est agencé pour recevoir des données de capteur et/ou des informations d'état de processeur. Un module de test est agencé pour effectuer une pluralité d'auto-tests comprenant un premier auto-test du système informatique et, si le premier auto-test échoue, pour délivrer en sortie une notification de défaillance. Un module de récupération est agencé pour mettre à jour la table d'instructions en réponse à la réception de la notification de défaillance. La mise à jour consiste à remplacer une première instruction de processeur conçue pour effectuer une première fonction avec un ensemble de remplacement d'instructions de processeur conçues pour exécuter alternativement la première fonction.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2022235305A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2022235305A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2022235305A13</originalsourceid><addsrcrecordid>eNrjZLAMjgwOcfUNVnD0c1HwdQ3x8HcJVnDzD1IICPJ3dg0OBrJ8_f08Q_yDPP3cwYqCXJ39w1yDInkYWNMSc4pTeaE0N4Oym2uIs4duakF-fGpxQWJyal5qSXy4v5GBkZGRsamxgamjoTFxqgBUiinu</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SYSTEMS AND METHODS FOR PROCESSOR MONITORING AND RECOVERY</title><source>esp@cenet</source><creator>GOLONKA, Walter M ; ULINSKAS, Tyler J</creator><creatorcontrib>GOLONKA, Walter M ; ULINSKAS, Tyler J</creatorcontrib><description>A fault recoverable computer system including an instruction table having a plurality of processor instructions. The system also includes at least one sensor arranged to monitor an environmental condition and output sensor data. A monitor module is arranged to receive sensor data and/or processor state information. A testing module is arranged to perform a plurality of self-tests including a first self-test of the computer system and, if the first self-test fails, output a failure notification. A recovery module is arranged to update the instruction table in response to receiving the failure notification. The update includes replacing a first processor instruction arranged to perform a first function with a replacement set of processor instructions configured to alternatively perform the first function. Un système informatique récupérable par défaut comprend une table d'instructions présentant une pluralité d'instructions de processeur. Le système comprend également au moins un capteur conçu pour surveiller un état environnemental et des données de sortie de capteur. Un module de surveillance est agencé pour recevoir des données de capteur et/ou des informations d'état de processeur. Un module de test est agencé pour effectuer une pluralité d'auto-tests comprenant un premier auto-test du système informatique et, si le premier auto-test échoue, pour délivrer en sortie une notification de défaillance. Un module de récupération est agencé pour mettre à jour la table d'instructions en réponse à la réception de la notification de défaillance. La mise à jour consiste à remplacer une première instruction de processeur conçue pour effectuer une première fonction avec un ensemble de remplacement d'instructions de processeur conçues pour exécuter alternativement la première fonction.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221110&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022235305A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221110&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022235305A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>GOLONKA, Walter M</creatorcontrib><creatorcontrib>ULINSKAS, Tyler J</creatorcontrib><title>SYSTEMS AND METHODS FOR PROCESSOR MONITORING AND RECOVERY</title><description>A fault recoverable computer system including an instruction table having a plurality of processor instructions. The system also includes at least one sensor arranged to monitor an environmental condition and output sensor data. A monitor module is arranged to receive sensor data and/or processor state information. A testing module is arranged to perform a plurality of self-tests including a first self-test of the computer system and, if the first self-test fails, output a failure notification. A recovery module is arranged to update the instruction table in response to receiving the failure notification. The update includes replacing a first processor instruction arranged to perform a first function with a replacement set of processor instructions configured to alternatively perform the first function. Un système informatique récupérable par défaut comprend une table d'instructions présentant une pluralité d'instructions de processeur. Le système comprend également au moins un capteur conçu pour surveiller un état environnemental et des données de sortie de capteur. Un module de surveillance est agencé pour recevoir des données de capteur et/ou des informations d'état de processeur. Un module de test est agencé pour effectuer une pluralité d'auto-tests comprenant un premier auto-test du système informatique et, si le premier auto-test échoue, pour délivrer en sortie une notification de défaillance. Un module de récupération est agencé pour mettre à jour la table d'instructions en réponse à la réception de la notification de défaillance. La mise à jour consiste à remplacer une première instruction de processeur conçue pour effectuer une première fonction avec un ensemble de remplacement d'instructions de processeur conçues pour exécuter alternativement la première fonction.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLAMjgwOcfUNVnD0c1HwdQ3x8HcJVnDzD1IICPJ3dg0OBrJ8_f08Q_yDPP3cwYqCXJ39w1yDInkYWNMSc4pTeaE0N4Oym2uIs4duakF-fGpxQWJyal5qSXy4v5GBkZGRsamxgamjoTFxqgBUiinu</recordid><startdate>20221110</startdate><enddate>20221110</enddate><creator>GOLONKA, Walter M</creator><creator>ULINSKAS, Tyler J</creator><scope>EVB</scope></search><sort><creationdate>20221110</creationdate><title>SYSTEMS AND METHODS FOR PROCESSOR MONITORING AND RECOVERY</title><author>GOLONKA, Walter M ; ULINSKAS, Tyler J</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2022235305A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2022</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>GOLONKA, Walter M</creatorcontrib><creatorcontrib>ULINSKAS, Tyler J</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>GOLONKA, Walter M</au><au>ULINSKAS, Tyler J</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SYSTEMS AND METHODS FOR PROCESSOR MONITORING AND RECOVERY</title><date>2022-11-10</date><risdate>2022</risdate><abstract>A fault recoverable computer system including an instruction table having a plurality of processor instructions. The system also includes at least one sensor arranged to monitor an environmental condition and output sensor data. A monitor module is arranged to receive sensor data and/or processor state information. A testing module is arranged to perform a plurality of self-tests including a first self-test of the computer system and, if the first self-test fails, output a failure notification. A recovery module is arranged to update the instruction table in response to receiving the failure notification. The update includes replacing a first processor instruction arranged to perform a first function with a replacement set of processor instructions configured to alternatively perform the first function. Un système informatique récupérable par défaut comprend une table d'instructions présentant une pluralité d'instructions de processeur. Le système comprend également au moins un capteur conçu pour surveiller un état environnemental et des données de sortie de capteur. Un module de surveillance est agencé pour recevoir des données de capteur et/ou des informations d'état de processeur. Un module de test est agencé pour effectuer une pluralité d'auto-tests comprenant un premier auto-test du système informatique et, si le premier auto-test échoue, pour délivrer en sortie une notification de défaillance. Un module de récupération est agencé pour mettre à jour la table d'instructions en réponse à la réception de la notification de défaillance. La mise à jour consiste à remplacer une première instruction de processeur conçue pour effectuer une première fonction avec un ensemble de remplacement d'instructions de processeur conçues pour exécuter alternativement la première fonction.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2022235305A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title SYSTEMS AND METHODS FOR PROCESSOR MONITORING AND RECOVERY
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-20T03%3A45%3A59IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=GOLONKA,%20Walter%20M&rft.date=2022-11-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2022235305A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true