INTER-COMPONENT TIME SHIFT ESTIMATION AND SIGNAL ALIGNMENT METHOD FOR HARDWARE AND SOFTWARE INTEGRATED SIMULATIONS

The invention relates to the ability to estimate data and signal delays between hardware and software components in real-time and with high precision. In order to estimate the communication delay and to protect the simultaneous transactions in the system from the negative effects of the delay, input...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: DEMİRTAŞ, Özlem, ATEŞOĞLU, Mustafa Özgür, GÖRÜR, Bilge Kaan, ALTINTAŞ, Oğuz Han
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator DEMİRTAŞ, Özlem
ATEŞOĞLU, Mustafa Özgür
GÖRÜR, Bilge Kaan
ALTINTAŞ, Oğuz Han
description The invention relates to the ability to estimate data and signal delays between hardware and software components in real-time and with high precision. In order to estimate the communication delay and to protect the simultaneous transactions in the system from the negative effects of the delay, input and output data, depending on the Master-Slave topology, are created in which the delay between computers that are physically far from each other, but that are on the same communication network (101) are definitely monitored. L'invention porte sur la capacité d'estimer des retards de données et de signaux entre des composants matériels et logiciels en temps réel et avec une grande précision. Afin d'estimer le retard de communication et de protéger les transactions simultanées dans le système à partir des effets négatifs du retard, des données d'entrée et de sortie, en fonction de la topologie maître-esclave, sont créées dans lesquelles le retard entre des ordinateurs qui sont physiquement éloignés les uns des autres, mais qui sont sur le même réseau de communication (101), sont entièrement contrôlées.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2022235245A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2022235245A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2022235245A13</originalsourceid><addsrcrecordid>eNqNjE0KwjAQRrtxIeodBlwXNLUHGNpJE8iPJCNdliJxJVqs98e2egBXjwfv-9bZSzumkFfenr0jx8DaEkSlJQPFSZC1d4CuhqgbhwbQTLRzaomVr0H6AApD3WKgb-glLzJ_NwGZ5rG9mOUrbrPVrb-PaffjJttL4krlaXh2aRz6a3qkd9d6cRBCFKU4lXgs_qs-Tx05jg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>INTER-COMPONENT TIME SHIFT ESTIMATION AND SIGNAL ALIGNMENT METHOD FOR HARDWARE AND SOFTWARE INTEGRATED SIMULATIONS</title><source>esp@cenet</source><creator>DEMİRTAŞ, Özlem ; ATEŞOĞLU, Mustafa Özgür ; GÖRÜR, Bilge Kaan ; ALTINTAŞ, Oğuz Han</creator><creatorcontrib>DEMİRTAŞ, Özlem ; ATEŞOĞLU, Mustafa Özgür ; GÖRÜR, Bilge Kaan ; ALTINTAŞ, Oğuz Han</creatorcontrib><description>The invention relates to the ability to estimate data and signal delays between hardware and software components in real-time and with high precision. In order to estimate the communication delay and to protect the simultaneous transactions in the system from the negative effects of the delay, input and output data, depending on the Master-Slave topology, are created in which the delay between computers that are physically far from each other, but that are on the same communication network (101) are definitely monitored. L'invention porte sur la capacité d'estimer des retards de données et de signaux entre des composants matériels et logiciels en temps réel et avec une grande précision. Afin d'estimer le retard de communication et de protéger les transactions simultanées dans le système à partir des effets négatifs du retard, des données d'entrée et de sortie, en fonction de la topologie maître-esclave, sont créées dans lesquelles le retard entre des ordinateurs qui sont physiquement éloignés les uns des autres, mais qui sont sur le même réseau de communication (101), sont entièrement contrôlées.</description><language>eng ; fre</language><subject>ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; MULTIPLEX COMMUNICATION</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221110&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022235245A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221110&amp;DB=EPODOC&amp;CC=WO&amp;NR=2022235245A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>DEMİRTAŞ, Özlem</creatorcontrib><creatorcontrib>ATEŞOĞLU, Mustafa Özgür</creatorcontrib><creatorcontrib>GÖRÜR, Bilge Kaan</creatorcontrib><creatorcontrib>ALTINTAŞ, Oğuz Han</creatorcontrib><title>INTER-COMPONENT TIME SHIFT ESTIMATION AND SIGNAL ALIGNMENT METHOD FOR HARDWARE AND SOFTWARE INTEGRATED SIMULATIONS</title><description>The invention relates to the ability to estimate data and signal delays between hardware and software components in real-time and with high precision. In order to estimate the communication delay and to protect the simultaneous transactions in the system from the negative effects of the delay, input and output data, depending on the Master-Slave topology, are created in which the delay between computers that are physically far from each other, but that are on the same communication network (101) are definitely monitored. L'invention porte sur la capacité d'estimer des retards de données et de signaux entre des composants matériels et logiciels en temps réel et avec une grande précision. Afin d'estimer le retard de communication et de protéger les transactions simultanées dans le système à partir des effets négatifs du retard, des données d'entrée et de sortie, en fonction de la topologie maître-esclave, sont créées dans lesquelles le retard entre des ordinateurs qui sont physiquement éloignés les uns des autres, mais qui sont sur le même réseau de communication (101), sont entièrement contrôlées.</description><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>MULTIPLEX COMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjE0KwjAQRrtxIeodBlwXNLUHGNpJE8iPJCNdliJxJVqs98e2egBXjwfv-9bZSzumkFfenr0jx8DaEkSlJQPFSZC1d4CuhqgbhwbQTLRzaomVr0H6AApD3WKgb-glLzJ_NwGZ5rG9mOUrbrPVrb-PaffjJttL4krlaXh2aRz6a3qkd9d6cRBCFKU4lXgs_qs-Tx05jg</recordid><startdate>20221110</startdate><enddate>20221110</enddate><creator>DEMİRTAŞ, Özlem</creator><creator>ATEŞOĞLU, Mustafa Özgür</creator><creator>GÖRÜR, Bilge Kaan</creator><creator>ALTINTAŞ, Oğuz Han</creator><scope>EVB</scope></search><sort><creationdate>20221110</creationdate><title>INTER-COMPONENT TIME SHIFT ESTIMATION AND SIGNAL ALIGNMENT METHOD FOR HARDWARE AND SOFTWARE INTEGRATED SIMULATIONS</title><author>DEMİRTAŞ, Özlem ; ATEŞOĞLU, Mustafa Özgür ; GÖRÜR, Bilge Kaan ; ALTINTAŞ, Oğuz Han</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2022235245A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2022</creationdate><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>MULTIPLEX COMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>DEMİRTAŞ, Özlem</creatorcontrib><creatorcontrib>ATEŞOĞLU, Mustafa Özgür</creatorcontrib><creatorcontrib>GÖRÜR, Bilge Kaan</creatorcontrib><creatorcontrib>ALTINTAŞ, Oğuz Han</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>DEMİRTAŞ, Özlem</au><au>ATEŞOĞLU, Mustafa Özgür</au><au>GÖRÜR, Bilge Kaan</au><au>ALTINTAŞ, Oğuz Han</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>INTER-COMPONENT TIME SHIFT ESTIMATION AND SIGNAL ALIGNMENT METHOD FOR HARDWARE AND SOFTWARE INTEGRATED SIMULATIONS</title><date>2022-11-10</date><risdate>2022</risdate><abstract>The invention relates to the ability to estimate data and signal delays between hardware and software components in real-time and with high precision. In order to estimate the communication delay and to protect the simultaneous transactions in the system from the negative effects of the delay, input and output data, depending on the Master-Slave topology, are created in which the delay between computers that are physically far from each other, but that are on the same communication network (101) are definitely monitored. L'invention porte sur la capacité d'estimer des retards de données et de signaux entre des composants matériels et logiciels en temps réel et avec une grande précision. Afin d'estimer le retard de communication et de protéger les transactions simultanées dans le système à partir des effets négatifs du retard, des données d'entrée et de sortie, en fonction de la topologie maître-esclave, sont créées dans lesquelles le retard entre des ordinateurs qui sont physiquement éloignés les uns des autres, mais qui sont sur le même réseau de communication (101), sont entièrement contrôlées.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2022235245A1
source esp@cenet
subjects ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
MULTIPLEX COMMUNICATION
title INTER-COMPONENT TIME SHIFT ESTIMATION AND SIGNAL ALIGNMENT METHOD FOR HARDWARE AND SOFTWARE INTEGRATED SIMULATIONS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-26T17%3A33%3A54IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=DEM%C4%B0RTA%C5%9E,%20%C3%96zlem&rft.date=2022-11-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2022235245A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true