HIGH-LEVEL CONSTRAINTS FOR TRANSFORM SKIP BLOCKS IN VIDEO CODING

An example device includes memory and one or more processors implemented in circuitry and communicatively coupled to the memory. The one or more processors are configured to receive a first slice header syntax element for a slice of the video data and determine a first value for the first slice head...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: NALCI, Alican, KARCZEWICZ, Marta, COBAN, Muhammed Zeyd
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:An example device includes memory and one or more processors implemented in circuitry and communicatively coupled to the memory. The one or more processors are configured to receive a first slice header syntax element for a slice of the video data and determine a first value for the first slice header syntax element, the first value being indicative of whether dependent quantization is enabled. The one or more processors are configured to receive a second slice header syntax element for the slice of the video data and determine a second value for the second slice header syntax element, the second value being indicative of whether sign data hiding is enabled. The one or more processors are configured to determine whether transform skip residual coding is disabled for the slice based on the first value and the second value and decode the slice based on the determinations. Un dispositif donné à titre d'exemple comprend une mémoire et un ou plusieurs processeurs mis en œuvre dans des circuits et couplés en communication à la mémoire. Le ou les processeurs sont configurés pour recevoir un premier élément de syntaxe d'en-tête de tranche pour une tranche des données vidéo et déterminer une première valeur pour le premier élément de syntaxe d'en-tête de tranche, la première valeur indiquant si une quantification dépendante est activée. Le ou les processeurs sont configurés pour recevoir un second élément de syntaxe d'en-tête de tranche pour la tranche des données vidéo et déterminer une seconde valeur pour le second élément de syntaxe d'en-tête de tranche, la seconde valeur indiquant si la dissimulation des données de signe est activée. Le ou les processeurs sont configurés pour déterminer si un codage résiduel de saut de transformée est désactivé pour la tranche d'après la première valeur et la seconde valeur et pour décoder la tranche d'après les déterminations.