A LOW VOLTAGE DRIVE CIRCUIT OPERABLE TO CONVEY DATA VIA A BUS
A low voltage drive circuit (LVDC) comprises a digital to analog input circuit that converts transmit digital data, having a first data rate based on a transmit input clock, into analog outbound data, having a first oscillation rate based on a transmit channel clock. The LVDC includes an analog to d...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | MORRISON, Gerald Dale MARKISON, Timothy W SEGER, Richard Stuart Jr VAN OSTRAND, Daniel Keith |
description | A low voltage drive circuit (LVDC) comprises a digital to analog input circuit that converts transmit digital data, having a first data rate based on a transmit input clock, into analog outbound data, having a first oscillation rate based on a transmit channel clock. The LVDC includes an analog to digital output circuit that converts analog inbound data, having a second oscillation rate corresponding to a receive channel clock, into received digital data, having a second data rate based on a receive output clock. The LVDC further includes a drive sense circuit that converts the analog outbound data into an analog transmit signal that is transmitted on the bus, receives an analog receive signal from the bus, and converts the analog receive signal into analog inbound data. The LVDC further includes a clock circuit that generates the transmit input and channel clocks and generates the receive output and channel clocks.
La présente invention concerne un circuit de pilotage basse tension (LVDC) comprenant un circuit d'entrée numérique-analogique qui convertit des données numériques de transmission, ayant un premier débit de données sur la base d'une horloge d'entrée de transmission, en données sortantes analogiques, ayant un premier taux d'oscillation sur la base d'une horloge de canal de transmission. Le LVDC comprend un circuit de sortie analogique-numérique qui convertit des données entrantes analogiques, ayant un second taux d'oscillation correspondant à une horloge de canal de réception, en données numériques reçues, ayant un second débit de données sur la base d'une horloge de sortie de réception. Le LVDC comprend en outre un circuit de détection de pilotage qui convertit les données sortantes analogiques en un signal de transmission analogique qui est transmis sur le bus, reçoit un signal de réception analogique provenant du bus, et convertit le signal de réception analogique en données entrantes analogiques. Le LVDC comprend en outre un circuit d'horloge qui génère les horloges d'entrée et de canal de transmission et génère les horloges de sortie et de canal de réception. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2021087357A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2021087357A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2021087357A13</originalsourceid><addsrcrecordid>eNrjZLB1VPDxD1cI8_cJcXR3VXAJ8gxzVXD2DHIO9QxR8A9wDXJ08nFVCPFXcPb3C3ONVHBxDHFUCPN0VHBUcAoN5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgZGhgYW5sam5o6GxsSpAgCThSoy</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>A LOW VOLTAGE DRIVE CIRCUIT OPERABLE TO CONVEY DATA VIA A BUS</title><source>esp@cenet</source><creator>MORRISON, Gerald Dale ; MARKISON, Timothy W ; SEGER, Richard Stuart Jr ; VAN OSTRAND, Daniel Keith</creator><creatorcontrib>MORRISON, Gerald Dale ; MARKISON, Timothy W ; SEGER, Richard Stuart Jr ; VAN OSTRAND, Daniel Keith</creatorcontrib><description>A low voltage drive circuit (LVDC) comprises a digital to analog input circuit that converts transmit digital data, having a first data rate based on a transmit input clock, into analog outbound data, having a first oscillation rate based on a transmit channel clock. The LVDC includes an analog to digital output circuit that converts analog inbound data, having a second oscillation rate corresponding to a receive channel clock, into received digital data, having a second data rate based on a receive output clock. The LVDC further includes a drive sense circuit that converts the analog outbound data into an analog transmit signal that is transmitted on the bus, receives an analog receive signal from the bus, and converts the analog receive signal into analog inbound data. The LVDC further includes a clock circuit that generates the transmit input and channel clocks and generates the receive output and channel clocks.
La présente invention concerne un circuit de pilotage basse tension (LVDC) comprenant un circuit d'entrée numérique-analogique qui convertit des données numériques de transmission, ayant un premier débit de données sur la base d'une horloge d'entrée de transmission, en données sortantes analogiques, ayant un premier taux d'oscillation sur la base d'une horloge de canal de transmission. Le LVDC comprend un circuit de sortie analogique-numérique qui convertit des données entrantes analogiques, ayant un second taux d'oscillation correspondant à une horloge de canal de réception, en données numériques reçues, ayant un second débit de données sur la base d'une horloge de sortie de réception. Le LVDC comprend en outre un circuit de détection de pilotage qui convertit les données sortantes analogiques en un signal de transmission analogique qui est transmis sur le bus, reçoit un signal de réception analogique provenant du bus, et convertit le signal de réception analogique en données entrantes analogiques. Le LVDC comprend en outre un circuit d'horloge qui génère les horloges d'entrée et de canal de transmission et génère les horloges de sortie et de canal de réception.</description><language>eng ; fre</language><subject>BASIC ELECTRONIC CIRCUITRY ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; INFORMATION STORAGE ; PHYSICS ; PULSE TECHNIQUE ; STATIC STORES ; TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><creationdate>2021</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20210506&DB=EPODOC&CC=WO&NR=2021087357A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20210506&DB=EPODOC&CC=WO&NR=2021087357A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>MORRISON, Gerald Dale</creatorcontrib><creatorcontrib>MARKISON, Timothy W</creatorcontrib><creatorcontrib>SEGER, Richard Stuart Jr</creatorcontrib><creatorcontrib>VAN OSTRAND, Daniel Keith</creatorcontrib><title>A LOW VOLTAGE DRIVE CIRCUIT OPERABLE TO CONVEY DATA VIA A BUS</title><description>A low voltage drive circuit (LVDC) comprises a digital to analog input circuit that converts transmit digital data, having a first data rate based on a transmit input clock, into analog outbound data, having a first oscillation rate based on a transmit channel clock. The LVDC includes an analog to digital output circuit that converts analog inbound data, having a second oscillation rate corresponding to a receive channel clock, into received digital data, having a second data rate based on a receive output clock. The LVDC further includes a drive sense circuit that converts the analog outbound data into an analog transmit signal that is transmitted on the bus, receives an analog receive signal from the bus, and converts the analog receive signal into analog inbound data. The LVDC further includes a clock circuit that generates the transmit input and channel clocks and generates the receive output and channel clocks.
La présente invention concerne un circuit de pilotage basse tension (LVDC) comprenant un circuit d'entrée numérique-analogique qui convertit des données numériques de transmission, ayant un premier débit de données sur la base d'une horloge d'entrée de transmission, en données sortantes analogiques, ayant un premier taux d'oscillation sur la base d'une horloge de canal de transmission. Le LVDC comprend un circuit de sortie analogique-numérique qui convertit des données entrantes analogiques, ayant un second taux d'oscillation correspondant à une horloge de canal de réception, en données numériques reçues, ayant un second débit de données sur la base d'une horloge de sortie de réception. Le LVDC comprend en outre un circuit de détection de pilotage qui convertit les données sortantes analogiques en un signal de transmission analogique qui est transmis sur le bus, reçoit un signal de réception analogique provenant du bus, et convertit le signal de réception analogique en données entrantes analogiques. Le LVDC comprend en outre un circuit d'horloge qui génère les horloges d'entrée et de canal de transmission et génère les horloges de sortie et de canal de réception.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>PULSE TECHNIQUE</subject><subject>STATIC STORES</subject><subject>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2021</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLB1VPDxD1cI8_cJcXR3VXAJ8gxzVXD2DHIO9QxR8A9wDXJ08nFVCPFXcPb3C3ONVHBxDHFUCPN0VHBUcAoN5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgZGhgYW5sam5o6GxsSpAgCThSoy</recordid><startdate>20210506</startdate><enddate>20210506</enddate><creator>MORRISON, Gerald Dale</creator><creator>MARKISON, Timothy W</creator><creator>SEGER, Richard Stuart Jr</creator><creator>VAN OSTRAND, Daniel Keith</creator><scope>EVB</scope></search><sort><creationdate>20210506</creationdate><title>A LOW VOLTAGE DRIVE CIRCUIT OPERABLE TO CONVEY DATA VIA A BUS</title><author>MORRISON, Gerald Dale ; MARKISON, Timothy W ; SEGER, Richard Stuart Jr ; VAN OSTRAND, Daniel Keith</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2021087357A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2021</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>PULSE TECHNIQUE</topic><topic>STATIC STORES</topic><topic>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>MORRISON, Gerald Dale</creatorcontrib><creatorcontrib>MARKISON, Timothy W</creatorcontrib><creatorcontrib>SEGER, Richard Stuart Jr</creatorcontrib><creatorcontrib>VAN OSTRAND, Daniel Keith</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>MORRISON, Gerald Dale</au><au>MARKISON, Timothy W</au><au>SEGER, Richard Stuart Jr</au><au>VAN OSTRAND, Daniel Keith</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>A LOW VOLTAGE DRIVE CIRCUIT OPERABLE TO CONVEY DATA VIA A BUS</title><date>2021-05-06</date><risdate>2021</risdate><abstract>A low voltage drive circuit (LVDC) comprises a digital to analog input circuit that converts transmit digital data, having a first data rate based on a transmit input clock, into analog outbound data, having a first oscillation rate based on a transmit channel clock. The LVDC includes an analog to digital output circuit that converts analog inbound data, having a second oscillation rate corresponding to a receive channel clock, into received digital data, having a second data rate based on a receive output clock. The LVDC further includes a drive sense circuit that converts the analog outbound data into an analog transmit signal that is transmitted on the bus, receives an analog receive signal from the bus, and converts the analog receive signal into analog inbound data. The LVDC further includes a clock circuit that generates the transmit input and channel clocks and generates the receive output and channel clocks.
La présente invention concerne un circuit de pilotage basse tension (LVDC) comprenant un circuit d'entrée numérique-analogique qui convertit des données numériques de transmission, ayant un premier débit de données sur la base d'une horloge d'entrée de transmission, en données sortantes analogiques, ayant un premier taux d'oscillation sur la base d'une horloge de canal de transmission. Le LVDC comprend un circuit de sortie analogique-numérique qui convertit des données entrantes analogiques, ayant un second taux d'oscillation correspondant à une horloge de canal de réception, en données numériques reçues, ayant un second débit de données sur la base d'une horloge de sortie de réception. Le LVDC comprend en outre un circuit de détection de pilotage qui convertit les données sortantes analogiques en un signal de transmission analogique qui est transmis sur le bus, reçoit un signal de réception analogique provenant du bus, et convertit le signal de réception analogique en données entrantes analogiques. Le LVDC comprend en outre un circuit d'horloge qui génère les horloges d'entrée et de canal de transmission et génère les horloges de sortie et de canal de réception.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; fre |
recordid | cdi_epo_espacenet_WO2021087357A1 |
source | esp@cenet |
subjects | BASIC ELECTRONIC CIRCUITRY ELECTRIC COMMUNICATION TECHNIQUE ELECTRICITY INFORMATION STORAGE PHYSICS PULSE TECHNIQUE STATIC STORES TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION |
title | A LOW VOLTAGE DRIVE CIRCUIT OPERABLE TO CONVEY DATA VIA A BUS |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-01T05%3A08%3A39IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=MORRISON,%20Gerald%20Dale&rft.date=2021-05-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2021087357A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |