CLOCK GLITCH MITIGATION APPARATUS AND METHOD

An apparatus and method to protect unauthorized change to a reference clock for a processor. The apparatus comprises: a first oscillator to generate a first clock; a second oscillator to generate a second clock; a third oscillator to generate a third clock; a first counter to count frequency of the...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HEGDE, Thripthi, ABDELMONEUM, Mohamed A, KURD, Nasser
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator HEGDE, Thripthi
ABDELMONEUM, Mohamed A
KURD, Nasser
description An apparatus and method to protect unauthorized change to a reference clock for a processor. The apparatus comprises: a first oscillator to generate a first clock; a second oscillator to generate a second clock; a third oscillator to generate a third clock; a first counter to count frequency of the first clock with respect to a fourth clock; a second counter to count frequency of the second clock with respect to the fourth clock; a third counter to count frequency of the third clock with respect to the fourth clock; and a circuitry to compare frequencies of the first, second, and third clocks with one another. The oscillators can be embedded in an interposer or package. These oscillators include one or more of: LC oscillator, micro electro-mechanical system (MEMs) based resonator, or ring oscillator. L'invention concerne un appareil et un procédé de protection contre les changements non autorisés apportés à une horloge de référence d'un processeur. L'appareil comprend : un premier oscillateur destiné à générer une première horloge; un deuxième oscillateur destiné à générer une deuxième horloge; un troisième oscillateur destiné à générer une troisième horloge; un premier compteur destiné à compter la fréquence de la première horloge par rapport à une quatrième horloge; un deuxième compteur destiné à compter la fréquence de la deuxième horloge par rapport à la quatrième horloge; un troisième compteur destiné à compter la fréquence de la troisième horloge par rapport à la quatrième horloge; et une circuiterie destinée à comparer les fréquences des première, deuxième et troisième horloges les unes aux autres. Les oscillateurs peuvent être intégrés dans un interposeur ou un boîtier, et comprennent un ou plusieurs éléments parmi : un oscillateur LC, un résonateur basé sur un système microélectromécanique (MEMS), ou un oscillateur en anneau.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2020180403A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2020180403A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2020180403A13</originalsourceid><addsrcrecordid>eNrjZNBx9vF39lZw9_EMcfZQ8PUM8XR3DPH091NwDAhwDHIMCQ1WcPRzUfB1DfHwd-FhYE1LzClO5YXS3AzKbq5AfbqpBfnxqcUFicmpeakl8eH-RgZGBoYWBiYGxo6GxsSpAgAgLiXs</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CLOCK GLITCH MITIGATION APPARATUS AND METHOD</title><source>esp@cenet</source><creator>HEGDE, Thripthi ; ABDELMONEUM, Mohamed A ; KURD, Nasser</creator><creatorcontrib>HEGDE, Thripthi ; ABDELMONEUM, Mohamed A ; KURD, Nasser</creatorcontrib><description>An apparatus and method to protect unauthorized change to a reference clock for a processor. The apparatus comprises: a first oscillator to generate a first clock; a second oscillator to generate a second clock; a third oscillator to generate a third clock; a first counter to count frequency of the first clock with respect to a fourth clock; a second counter to count frequency of the second clock with respect to the fourth clock; a third counter to count frequency of the third clock with respect to the fourth clock; and a circuitry to compare frequencies of the first, second, and third clocks with one another. The oscillators can be embedded in an interposer or package. These oscillators include one or more of: LC oscillator, micro electro-mechanical system (MEMs) based resonator, or ring oscillator. L'invention concerne un appareil et un procédé de protection contre les changements non autorisés apportés à une horloge de référence d'un processeur. L'appareil comprend : un premier oscillateur destiné à générer une première horloge; un deuxième oscillateur destiné à générer une deuxième horloge; un troisième oscillateur destiné à générer une troisième horloge; un premier compteur destiné à compter la fréquence de la première horloge par rapport à une quatrième horloge; un deuxième compteur destiné à compter la fréquence de la deuxième horloge par rapport à la quatrième horloge; un troisième compteur destiné à compter la fréquence de la troisième horloge par rapport à la quatrième horloge; et une circuiterie destinée à comparer les fréquences des première, deuxième et troisième horloges les unes aux autres. Les oscillateurs peuvent être intégrés dans un interposeur ou un boîtier, et comprennent un ou plusieurs éléments parmi : un oscillateur LC, un résonateur basé sur un système microélectromécanique (MEMS), ou un oscillateur en anneau.</description><language>eng ; fre</language><subject>BASIC ELECTRONIC CIRCUITRY ; CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; ELECTRICITY ; GENERATION OF NOISE BY SUCH CIRCUITS ; GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING,BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN ANON-SWITCHING MANNER ; PHYSICS ; PULSE TECHNIQUE</subject><creationdate>2020</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20200910&amp;DB=EPODOC&amp;CC=WO&amp;NR=2020180403A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20200910&amp;DB=EPODOC&amp;CC=WO&amp;NR=2020180403A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>HEGDE, Thripthi</creatorcontrib><creatorcontrib>ABDELMONEUM, Mohamed A</creatorcontrib><creatorcontrib>KURD, Nasser</creatorcontrib><title>CLOCK GLITCH MITIGATION APPARATUS AND METHOD</title><description>An apparatus and method to protect unauthorized change to a reference clock for a processor. The apparatus comprises: a first oscillator to generate a first clock; a second oscillator to generate a second clock; a third oscillator to generate a third clock; a first counter to count frequency of the first clock with respect to a fourth clock; a second counter to count frequency of the second clock with respect to the fourth clock; a third counter to count frequency of the third clock with respect to the fourth clock; and a circuitry to compare frequencies of the first, second, and third clocks with one another. The oscillators can be embedded in an interposer or package. These oscillators include one or more of: LC oscillator, micro electro-mechanical system (MEMs) based resonator, or ring oscillator. L'invention concerne un appareil et un procédé de protection contre les changements non autorisés apportés à une horloge de référence d'un processeur. L'appareil comprend : un premier oscillateur destiné à générer une première horloge; un deuxième oscillateur destiné à générer une deuxième horloge; un troisième oscillateur destiné à générer une troisième horloge; un premier compteur destiné à compter la fréquence de la première horloge par rapport à une quatrième horloge; un deuxième compteur destiné à compter la fréquence de la deuxième horloge par rapport à la quatrième horloge; un troisième compteur destiné à compter la fréquence de la troisième horloge par rapport à la quatrième horloge; et une circuiterie destinée à comparer les fréquences des première, deuxième et troisième horloges les unes aux autres. Les oscillateurs peuvent être intégrés dans un interposeur ou un boîtier, et comprennent un ou plusieurs éléments parmi : un oscillateur LC, un résonateur basé sur un système microélectromécanique (MEMS), ou un oscillateur en anneau.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>ELECTRICITY</subject><subject>GENERATION OF NOISE BY SUCH CIRCUITS</subject><subject>GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING,BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN ANON-SWITCHING MANNER</subject><subject>PHYSICS</subject><subject>PULSE TECHNIQUE</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2020</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZNBx9vF39lZw9_EMcfZQ8PUM8XR3DPH091NwDAhwDHIMCQ1WcPRzUfB1DfHwd-FhYE1LzClO5YXS3AzKbq5AfbqpBfnxqcUFicmpeakl8eH-RgZGBoYWBiYGxo6GxsSpAgAgLiXs</recordid><startdate>20200910</startdate><enddate>20200910</enddate><creator>HEGDE, Thripthi</creator><creator>ABDELMONEUM, Mohamed A</creator><creator>KURD, Nasser</creator><scope>EVB</scope></search><sort><creationdate>20200910</creationdate><title>CLOCK GLITCH MITIGATION APPARATUS AND METHOD</title><author>HEGDE, Thripthi ; ABDELMONEUM, Mohamed A ; KURD, Nasser</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2020180403A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2020</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>ELECTRICITY</topic><topic>GENERATION OF NOISE BY SUCH CIRCUITS</topic><topic>GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING,BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN ANON-SWITCHING MANNER</topic><topic>PHYSICS</topic><topic>PULSE TECHNIQUE</topic><toplevel>online_resources</toplevel><creatorcontrib>HEGDE, Thripthi</creatorcontrib><creatorcontrib>ABDELMONEUM, Mohamed A</creatorcontrib><creatorcontrib>KURD, Nasser</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>HEGDE, Thripthi</au><au>ABDELMONEUM, Mohamed A</au><au>KURD, Nasser</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CLOCK GLITCH MITIGATION APPARATUS AND METHOD</title><date>2020-09-10</date><risdate>2020</risdate><abstract>An apparatus and method to protect unauthorized change to a reference clock for a processor. The apparatus comprises: a first oscillator to generate a first clock; a second oscillator to generate a second clock; a third oscillator to generate a third clock; a first counter to count frequency of the first clock with respect to a fourth clock; a second counter to count frequency of the second clock with respect to the fourth clock; a third counter to count frequency of the third clock with respect to the fourth clock; and a circuitry to compare frequencies of the first, second, and third clocks with one another. The oscillators can be embedded in an interposer or package. These oscillators include one or more of: LC oscillator, micro electro-mechanical system (MEMs) based resonator, or ring oscillator. L'invention concerne un appareil et un procédé de protection contre les changements non autorisés apportés à une horloge de référence d'un processeur. L'appareil comprend : un premier oscillateur destiné à générer une première horloge; un deuxième oscillateur destiné à générer une deuxième horloge; un troisième oscillateur destiné à générer une troisième horloge; un premier compteur destiné à compter la fréquence de la première horloge par rapport à une quatrième horloge; un deuxième compteur destiné à compter la fréquence de la deuxième horloge par rapport à la quatrième horloge; un troisième compteur destiné à compter la fréquence de la troisième horloge par rapport à la quatrième horloge; et une circuiterie destinée à comparer les fréquences des première, deuxième et troisième horloges les unes aux autres. Les oscillateurs peuvent être intégrés dans un interposeur ou un boîtier, et comprennent un ou plusieurs éléments parmi : un oscillateur LC, un résonateur basé sur un système microélectromécanique (MEMS), ou un oscillateur en anneau.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2020180403A1
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
ELECTRICITY
GENERATION OF NOISE BY SUCH CIRCUITS
GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING,BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN ANON-SWITCHING MANNER
PHYSICS
PULSE TECHNIQUE
title CLOCK GLITCH MITIGATION APPARATUS AND METHOD
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-23T14%3A53%3A58IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=HEGDE,%20Thripthi&rft.date=2020-09-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2020180403A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true