TRANSCONDUCTOR CIRCUITRY WITH ADAPTIVE BIASING

A transconductor circuitry (10) with adaptive biasing comprises a first input terminal (ElOa) to apply a first input signal (inp), and a second input terminal (ElOb) to apply a second input signal (inn). A control circuit (200) is configured to control a first controllable current source (110) in a...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: STEINER, Matthias, GREER, Nigel
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A transconductor circuitry (10) with adaptive biasing comprises a first input terminal (ElOa) to apply a first input signal (inp), and a second input terminal (ElOb) to apply a second input signal (inn). A control circuit (200) is configured to control a first controllable current source (110) in a first current path (101) and a second controllable current source (120) in a second current path (102) in response to at least one of a first potential of a first node (Nl) of the first current path (101) and a second potential of a second node (N2) of the second current path (102). The first node (Nl) is located between a first transistor (150) and the first controllable current source (110), and the second node (N2) is located between a second transistor (160) and the second controllable current source (120). La présente invention concerne des circuits transconducteurs (10) à polarisation adaptative qui comprenent une première borne d'entrée (E10b) pour appliquer un premier signal d'entrée (inp), et une seconde borne d'entrée (E10b) pour appliquer un second signal d'entrée (inn). Un circuit de commande (200) est configuré pour commander une première source de courant commandable (110) dans un premier trajet de courant (101) et une seconde source de courant commandable (120) dans un second trajet de courant (102) en réponse à un premier potentiel d'un premier nœud (N1) du premier trajet de courant (101) et/ou un second potentiel d'un second nœud (N2) du second trajet de courant (102). Le premier nœud (N1) est situé entre un premier transistor (150) et la première source de courant commandable (110), et le second nœud (N2) est situé entre un second transistor (160) et la seconde source de courant commandable (120).