COMPUTATIONAL MEMORY

An example device includes a plurality of computational memory banks. Each computational memory bank of the plurality of computational memory banks includes an array of memory units and a plurality of processing elements connected to the array of memory units. The device further includes a plurality...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: WIEBE, Darrick, SNELGROVE, William Martin
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator WIEBE, Darrick
SNELGROVE, William Martin
description An example device includes a plurality of computational memory banks. Each computational memory bank of the plurality of computational memory banks includes an array of memory units and a plurality of processing elements connected to the array of memory units. The device further includes a plurality of single instruction, multiple data (SIMD) controllers. Each SIMD controller of the plurality of SIMD controllers is contained within at least one computational memory bank of the plurality of computational memory banks. Each SIMD controller is to provide instructions to the at least one computational memory bank. Un dispositif donné à titre d'exemple comprend une pluralité de banques de mémoire de calcul. Chaque banque de mémoire de calcul de la pluralité de banques de mémoire de calcul comprend un réseau d'unités de mémoire et une pluralité d'éléments de traitement connectés au réseau d'unités de mémoire. Le dispositif comprend en outre une pluralité de dispositifs de commande de données multiples à instruction unique (SIMD). Chaque dispositif de commande SIMD de la pluralité de dispositifs de commande SIMD est contenu dans au moins une banque de mémoire de calcul de la pluralité de banques de mémoire de calcul. Chaque dispositif de commande SIMD est destiné à fournir des instructions à la ou aux banques de mémoire de calcul.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2019162738A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2019162738A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2019162738A13</originalsourceid><addsrcrecordid>eNrjZBBx9vcNCA1xDPH093P0UfB19fUPiuRhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhpaGZkbmxhaOhsbEqQIADdsf0g</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>COMPUTATIONAL MEMORY</title><source>esp@cenet</source><creator>WIEBE, Darrick ; SNELGROVE, William Martin</creator><creatorcontrib>WIEBE, Darrick ; SNELGROVE, William Martin</creatorcontrib><description>An example device includes a plurality of computational memory banks. Each computational memory bank of the plurality of computational memory banks includes an array of memory units and a plurality of processing elements connected to the array of memory units. The device further includes a plurality of single instruction, multiple data (SIMD) controllers. Each SIMD controller of the plurality of SIMD controllers is contained within at least one computational memory bank of the plurality of computational memory banks. Each SIMD controller is to provide instructions to the at least one computational memory bank. Un dispositif donné à titre d'exemple comprend une pluralité de banques de mémoire de calcul. Chaque banque de mémoire de calcul de la pluralité de banques de mémoire de calcul comprend un réseau d'unités de mémoire et une pluralité d'éléments de traitement connectés au réseau d'unités de mémoire. Le dispositif comprend en outre une pluralité de dispositifs de commande de données multiples à instruction unique (SIMD). Chaque dispositif de commande SIMD de la pluralité de dispositifs de commande SIMD est contenu dans au moins une banque de mémoire de calcul de la pluralité de banques de mémoire de calcul. Chaque dispositif de commande SIMD est destiné à fournir des instructions à la ou aux banques de mémoire de calcul.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2019</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20190829&amp;DB=EPODOC&amp;CC=WO&amp;NR=2019162738A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20190829&amp;DB=EPODOC&amp;CC=WO&amp;NR=2019162738A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>WIEBE, Darrick</creatorcontrib><creatorcontrib>SNELGROVE, William Martin</creatorcontrib><title>COMPUTATIONAL MEMORY</title><description>An example device includes a plurality of computational memory banks. Each computational memory bank of the plurality of computational memory banks includes an array of memory units and a plurality of processing elements connected to the array of memory units. The device further includes a plurality of single instruction, multiple data (SIMD) controllers. Each SIMD controller of the plurality of SIMD controllers is contained within at least one computational memory bank of the plurality of computational memory banks. Each SIMD controller is to provide instructions to the at least one computational memory bank. Un dispositif donné à titre d'exemple comprend une pluralité de banques de mémoire de calcul. Chaque banque de mémoire de calcul de la pluralité de banques de mémoire de calcul comprend un réseau d'unités de mémoire et une pluralité d'éléments de traitement connectés au réseau d'unités de mémoire. Le dispositif comprend en outre une pluralité de dispositifs de commande de données multiples à instruction unique (SIMD). Chaque dispositif de commande SIMD de la pluralité de dispositifs de commande SIMD est contenu dans au moins une banque de mémoire de calcul de la pluralité de banques de mémoire de calcul. Chaque dispositif de commande SIMD est destiné à fournir des instructions à la ou aux banques de mémoire de calcul.</description><subject>CALCULATING</subject><subject>COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2019</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBBx9vcNCA1xDPH093P0UfB19fUPiuRhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhpaGZkbmxhaOhsbEqQIADdsf0g</recordid><startdate>20190829</startdate><enddate>20190829</enddate><creator>WIEBE, Darrick</creator><creator>SNELGROVE, William Martin</creator><scope>EVB</scope></search><sort><creationdate>20190829</creationdate><title>COMPUTATIONAL MEMORY</title><author>WIEBE, Darrick ; SNELGROVE, William Martin</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2019162738A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2019</creationdate><topic>CALCULATING</topic><topic>COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>WIEBE, Darrick</creatorcontrib><creatorcontrib>SNELGROVE, William Martin</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>WIEBE, Darrick</au><au>SNELGROVE, William Martin</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>COMPUTATIONAL MEMORY</title><date>2019-08-29</date><risdate>2019</risdate><abstract>An example device includes a plurality of computational memory banks. Each computational memory bank of the plurality of computational memory banks includes an array of memory units and a plurality of processing elements connected to the array of memory units. The device further includes a plurality of single instruction, multiple data (SIMD) controllers. Each SIMD controller of the plurality of SIMD controllers is contained within at least one computational memory bank of the plurality of computational memory banks. Each SIMD controller is to provide instructions to the at least one computational memory bank. Un dispositif donné à titre d'exemple comprend une pluralité de banques de mémoire de calcul. Chaque banque de mémoire de calcul de la pluralité de banques de mémoire de calcul comprend un réseau d'unités de mémoire et une pluralité d'éléments de traitement connectés au réseau d'unités de mémoire. Le dispositif comprend en outre une pluralité de dispositifs de commande de données multiples à instruction unique (SIMD). Chaque dispositif de commande SIMD de la pluralité de dispositifs de commande SIMD est contenu dans au moins une banque de mémoire de calcul de la pluralité de banques de mémoire de calcul. Chaque dispositif de commande SIMD est destiné à fournir des instructions à la ou aux banques de mémoire de calcul.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2019162738A1
source esp@cenet
subjects CALCULATING
COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title COMPUTATIONAL MEMORY
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-23T20%3A06%3A57IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=WIEBE,%20Darrick&rft.date=2019-08-29&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2019162738A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true