CELL ARCHITECTURE WITH INTRINSIC DECOUPLING CAPACITOR

An IC includes an array of cells and a first set of endcap cells. The array of cells includes a first set of Mx layer power interconnects coupled to a first voltage, a first set of Mx layer interconnects, a second set of Mx layer power interconnects coupled to a second voltage source, and a second s...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MOHAMAD, Sajin, CHINTARLAPALLI REDDY, Harikrishna, HOLLAND, Jonathan
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator MOHAMAD, Sajin
CHINTARLAPALLI REDDY, Harikrishna
HOLLAND, Jonathan
description An IC includes an array of cells and a first set of endcap cells. The array of cells includes a first set of Mx layer power interconnects coupled to a first voltage, a first set of Mx layer interconnects, a second set of Mx layer power interconnects coupled to a second voltage source, and a second set of Mx layer interconnects. The first set of endcap cells includes first and second sets of Mx+1 layer interconnects. The first set of Mx+1 layer interconnects is coupled to the first set of Mx layer power interconnects and to the second set of Mx layer interconnects to provide a first set of decoupling capacitors. The second set of Mx+1 layer interconnects is coupled to the second set of Mx layer power interconnects and to the first set of Mx layer interconnects to provide a second set of decoupling capacitors. L'invention concerne un circuit intégré comprenant un réseau de cellules et un premier ensemble de cellules d'embout. Le réseau de cellules comprend un premier ensemble de Mx interconnexions de puissance de couche couplé à une première tension, un premier ensemble de Mx interconnexions de couche, un second ensemble de Mx interconnexions de puissance de couche couplé à une seconde source de tension, et un second ensemble de Mx interconnexions de couche. Le premier ensemble de cellules d'embout comprend des premier et second ensembles de Mx+1 interconnexions de couche. Le premier ensemble de Mx+1 interconnexions de couche est couplé au premier ensemble de Mx interconnexions de puissance de couche et au second ensemble de Mx interconnexions de couche de façon à fournir un premier ensemble de condensateurs de découplage. Le second ensemble de Mx+1 interconnexions de couche est couplé au second ensemble de Mx interconnexions de puissance de couche et au premier ensemble de Mx interconnexions de couche de façon à fournir un second ensemble de condensateurs de découplage.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2019027627A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2019027627A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2019027627A13</originalsourceid><addsrcrecordid>eNrjZDB1dvXxUXAMcvbwDHF1DgkNclUI9wzxUPD0Cwny9Av2dFZwcXX2Dw3w8fRzV3B2DHB09gzxD-JhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhpYGRuZmRuaOhsbEqQIAnusoxg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CELL ARCHITECTURE WITH INTRINSIC DECOUPLING CAPACITOR</title><source>esp@cenet</source><creator>MOHAMAD, Sajin ; CHINTARLAPALLI REDDY, Harikrishna ; HOLLAND, Jonathan</creator><creatorcontrib>MOHAMAD, Sajin ; CHINTARLAPALLI REDDY, Harikrishna ; HOLLAND, Jonathan</creatorcontrib><description>An IC includes an array of cells and a first set of endcap cells. The array of cells includes a first set of Mx layer power interconnects coupled to a first voltage, a first set of Mx layer interconnects, a second set of Mx layer power interconnects coupled to a second voltage source, and a second set of Mx layer interconnects. The first set of endcap cells includes first and second sets of Mx+1 layer interconnects. The first set of Mx+1 layer interconnects is coupled to the first set of Mx layer power interconnects and to the second set of Mx layer interconnects to provide a first set of decoupling capacitors. The second set of Mx+1 layer interconnects is coupled to the second set of Mx layer power interconnects and to the first set of Mx layer interconnects to provide a second set of decoupling capacitors. L'invention concerne un circuit intégré comprenant un réseau de cellules et un premier ensemble de cellules d'embout. Le réseau de cellules comprend un premier ensemble de Mx interconnexions de puissance de couche couplé à une première tension, un premier ensemble de Mx interconnexions de couche, un second ensemble de Mx interconnexions de puissance de couche couplé à une seconde source de tension, et un second ensemble de Mx interconnexions de couche. Le premier ensemble de cellules d'embout comprend des premier et second ensembles de Mx+1 interconnexions de couche. Le premier ensemble de Mx+1 interconnexions de couche est couplé au premier ensemble de Mx interconnexions de puissance de couche et au second ensemble de Mx interconnexions de couche de façon à fournir un premier ensemble de condensateurs de découplage. Le second ensemble de Mx+1 interconnexions de couche est couplé au second ensemble de Mx interconnexions de puissance de couche et au premier ensemble de Mx interconnexions de couche de façon à fournir un second ensemble de condensateurs de découplage.</description><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2019</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20190207&amp;DB=EPODOC&amp;CC=WO&amp;NR=2019027627A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20190207&amp;DB=EPODOC&amp;CC=WO&amp;NR=2019027627A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>MOHAMAD, Sajin</creatorcontrib><creatorcontrib>CHINTARLAPALLI REDDY, Harikrishna</creatorcontrib><creatorcontrib>HOLLAND, Jonathan</creatorcontrib><title>CELL ARCHITECTURE WITH INTRINSIC DECOUPLING CAPACITOR</title><description>An IC includes an array of cells and a first set of endcap cells. The array of cells includes a first set of Mx layer power interconnects coupled to a first voltage, a first set of Mx layer interconnects, a second set of Mx layer power interconnects coupled to a second voltage source, and a second set of Mx layer interconnects. The first set of endcap cells includes first and second sets of Mx+1 layer interconnects. The first set of Mx+1 layer interconnects is coupled to the first set of Mx layer power interconnects and to the second set of Mx layer interconnects to provide a first set of decoupling capacitors. The second set of Mx+1 layer interconnects is coupled to the second set of Mx layer power interconnects and to the first set of Mx layer interconnects to provide a second set of decoupling capacitors. L'invention concerne un circuit intégré comprenant un réseau de cellules et un premier ensemble de cellules d'embout. Le réseau de cellules comprend un premier ensemble de Mx interconnexions de puissance de couche couplé à une première tension, un premier ensemble de Mx interconnexions de couche, un second ensemble de Mx interconnexions de puissance de couche couplé à une seconde source de tension, et un second ensemble de Mx interconnexions de couche. Le premier ensemble de cellules d'embout comprend des premier et second ensembles de Mx+1 interconnexions de couche. Le premier ensemble de Mx+1 interconnexions de couche est couplé au premier ensemble de Mx interconnexions de puissance de couche et au second ensemble de Mx interconnexions de couche de façon à fournir un premier ensemble de condensateurs de découplage. Le second ensemble de Mx+1 interconnexions de couche est couplé au second ensemble de Mx interconnexions de puissance de couche et au premier ensemble de Mx interconnexions de couche de façon à fournir un second ensemble de condensateurs de découplage.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2019</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDB1dvXxUXAMcvbwDHF1DgkNclUI9wzxUPD0Cwny9Av2dFZwcXX2Dw3w8fRzV3B2DHB09gzxD-JhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhpYGRuZmRuaOhsbEqQIAnusoxg</recordid><startdate>20190207</startdate><enddate>20190207</enddate><creator>MOHAMAD, Sajin</creator><creator>CHINTARLAPALLI REDDY, Harikrishna</creator><creator>HOLLAND, Jonathan</creator><scope>EVB</scope></search><sort><creationdate>20190207</creationdate><title>CELL ARCHITECTURE WITH INTRINSIC DECOUPLING CAPACITOR</title><author>MOHAMAD, Sajin ; CHINTARLAPALLI REDDY, Harikrishna ; HOLLAND, Jonathan</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2019027627A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2019</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>MOHAMAD, Sajin</creatorcontrib><creatorcontrib>CHINTARLAPALLI REDDY, Harikrishna</creatorcontrib><creatorcontrib>HOLLAND, Jonathan</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>MOHAMAD, Sajin</au><au>CHINTARLAPALLI REDDY, Harikrishna</au><au>HOLLAND, Jonathan</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CELL ARCHITECTURE WITH INTRINSIC DECOUPLING CAPACITOR</title><date>2019-02-07</date><risdate>2019</risdate><abstract>An IC includes an array of cells and a first set of endcap cells. The array of cells includes a first set of Mx layer power interconnects coupled to a first voltage, a first set of Mx layer interconnects, a second set of Mx layer power interconnects coupled to a second voltage source, and a second set of Mx layer interconnects. The first set of endcap cells includes first and second sets of Mx+1 layer interconnects. The first set of Mx+1 layer interconnects is coupled to the first set of Mx layer power interconnects and to the second set of Mx layer interconnects to provide a first set of decoupling capacitors. The second set of Mx+1 layer interconnects is coupled to the second set of Mx layer power interconnects and to the first set of Mx layer interconnects to provide a second set of decoupling capacitors. L'invention concerne un circuit intégré comprenant un réseau de cellules et un premier ensemble de cellules d'embout. Le réseau de cellules comprend un premier ensemble de Mx interconnexions de puissance de couche couplé à une première tension, un premier ensemble de Mx interconnexions de couche, un second ensemble de Mx interconnexions de puissance de couche couplé à une seconde source de tension, et un second ensemble de Mx interconnexions de couche. Le premier ensemble de cellules d'embout comprend des premier et second ensembles de Mx+1 interconnexions de couche. Le premier ensemble de Mx+1 interconnexions de couche est couplé au premier ensemble de Mx interconnexions de puissance de couche et au second ensemble de Mx interconnexions de couche de façon à fournir un premier ensemble de condensateurs de découplage. Le second ensemble de Mx+1 interconnexions de couche est couplé au second ensemble de Mx interconnexions de puissance de couche et au premier ensemble de Mx interconnexions de couche de façon à fournir un second ensemble de condensateurs de découplage.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2019027627A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title CELL ARCHITECTURE WITH INTRINSIC DECOUPLING CAPACITOR
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-25T23%3A25%3A58IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=MOHAMAD,%20Sajin&rft.date=2019-02-07&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2019027627A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true