CONFIGURATION OF BASE CLOCK FREQUENCY OF PROCESSOR BASED ON USAGE PARAMETERS
A processing device includes a plurality of processing cores, a control register, associated with a first processing core of the plurality of processing cores, to store a first base clock frequency value at which the first processing core is to run, and a power management circuit to receive a base c...
Gespeichert in:
Hauptverfasser: | , , , , , , , , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | LERNER, David P VARMA, Ankush GURUMOORTHY, Nagasubramanian BROWNE, John J GUPTA, Nikhil GARG, Vivek RAMAMURTHY, Venkatesh DAS, Ripan MACNAMARA, Chris SRINIVASAN, Vasudevan SISTLA, Krishnakanth V STEINER, Ian M SULLIVAN, Joseph M GOUGH, Corey D BOWHILL, William J VORA, Sujal A |
description | A processing device includes a plurality of processing cores, a control register, associated with a first processing core of the plurality of processing cores, to store a first base clock frequency value at which the first processing core is to run, and a power management circuit to receive a base clock frequency request comprising a second base clock frequency value, store the second base clock frequency value in the control register to cause the first processing core to run at the second base clock frequency value, and expose the second base clock frequency value on a hardware interface associated with the power management circuit.
La présente invention concerne un dispositif de traitement qui comprend une pluralité de cœurs de traitement, un registre de commande, associé à un premier cœur de traitement de la pluralité de cœurs de traitement, destiné à stocker une première valeur de fréquence d'horloge de base à laquelle le premier cœur de traitement doit fonctionner, et un circuit de gestion de puissance destiné à recevoir une requête de fréquence d'horloge de base comprenant une seconde valeur de fréquence d'horloge de base, à stocker la seconde valeur de fréquence d'horloge de base dans le registre de commande pour contraindre le premier cœur de traitement à fonctionner à la seconde valeur de fréquence d'horloge de base, et à exposer la seconde valeur de fréquence d'horloge de base sur une interface matérielle associée au circuit de gestion de puissance. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2018156153A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2018156153A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2018156153A13</originalsourceid><addsrcrecordid>eNrjZPBx9vdz83QPDXIM8fT3U_B3U3ByDHZVcPbxd_ZWcAtyDQx19XOOBIkHBPk7uwYH-weBVbgoAFWHBju6uyoEOAY5-rqGuAYF8zCwpiXmFKfyQmluBmU31xBnD93Ugvz41OKCxOTUvNSS-HB_IwNDC0NTM0NTY0dDY-JUAQBkVy7D</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CONFIGURATION OF BASE CLOCK FREQUENCY OF PROCESSOR BASED ON USAGE PARAMETERS</title><source>esp@cenet</source><creator>LERNER, David P ; VARMA, Ankush ; GURUMOORTHY, Nagasubramanian ; BROWNE, John J ; GUPTA, Nikhil ; GARG, Vivek ; RAMAMURTHY, Venkatesh ; DAS, Ripan ; MACNAMARA, Chris ; SRINIVASAN, Vasudevan ; SISTLA, Krishnakanth V ; STEINER, Ian M ; SULLIVAN, Joseph M ; GOUGH, Corey D ; BOWHILL, William J ; VORA, Sujal A</creator><creatorcontrib>LERNER, David P ; VARMA, Ankush ; GURUMOORTHY, Nagasubramanian ; BROWNE, John J ; GUPTA, Nikhil ; GARG, Vivek ; RAMAMURTHY, Venkatesh ; DAS, Ripan ; MACNAMARA, Chris ; SRINIVASAN, Vasudevan ; SISTLA, Krishnakanth V ; STEINER, Ian M ; SULLIVAN, Joseph M ; GOUGH, Corey D ; BOWHILL, William J ; VORA, Sujal A</creatorcontrib><description>A processing device includes a plurality of processing cores, a control register, associated with a first processing core of the plurality of processing cores, to store a first base clock frequency value at which the first processing core is to run, and a power management circuit to receive a base clock frequency request comprising a second base clock frequency value, store the second base clock frequency value in the control register to cause the first processing core to run at the second base clock frequency value, and expose the second base clock frequency value on a hardware interface associated with the power management circuit.
La présente invention concerne un dispositif de traitement qui comprend une pluralité de cœurs de traitement, un registre de commande, associé à un premier cœur de traitement de la pluralité de cœurs de traitement, destiné à stocker une première valeur de fréquence d'horloge de base à laquelle le premier cœur de traitement doit fonctionner, et un circuit de gestion de puissance destiné à recevoir une requête de fréquence d'horloge de base comprenant une seconde valeur de fréquence d'horloge de base, à stocker la seconde valeur de fréquence d'horloge de base dans le registre de commande pour contraindre le premier cœur de traitement à fonctionner à la seconde valeur de fréquence d'horloge de base, et à exposer la seconde valeur de fréquence d'horloge de base sur une interface matérielle associée au circuit de gestion de puissance.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2018</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180830&DB=EPODOC&CC=WO&NR=2018156153A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76289</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180830&DB=EPODOC&CC=WO&NR=2018156153A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LERNER, David P</creatorcontrib><creatorcontrib>VARMA, Ankush</creatorcontrib><creatorcontrib>GURUMOORTHY, Nagasubramanian</creatorcontrib><creatorcontrib>BROWNE, John J</creatorcontrib><creatorcontrib>GUPTA, Nikhil</creatorcontrib><creatorcontrib>GARG, Vivek</creatorcontrib><creatorcontrib>RAMAMURTHY, Venkatesh</creatorcontrib><creatorcontrib>DAS, Ripan</creatorcontrib><creatorcontrib>MACNAMARA, Chris</creatorcontrib><creatorcontrib>SRINIVASAN, Vasudevan</creatorcontrib><creatorcontrib>SISTLA, Krishnakanth V</creatorcontrib><creatorcontrib>STEINER, Ian M</creatorcontrib><creatorcontrib>SULLIVAN, Joseph M</creatorcontrib><creatorcontrib>GOUGH, Corey D</creatorcontrib><creatorcontrib>BOWHILL, William J</creatorcontrib><creatorcontrib>VORA, Sujal A</creatorcontrib><title>CONFIGURATION OF BASE CLOCK FREQUENCY OF PROCESSOR BASED ON USAGE PARAMETERS</title><description>A processing device includes a plurality of processing cores, a control register, associated with a first processing core of the plurality of processing cores, to store a first base clock frequency value at which the first processing core is to run, and a power management circuit to receive a base clock frequency request comprising a second base clock frequency value, store the second base clock frequency value in the control register to cause the first processing core to run at the second base clock frequency value, and expose the second base clock frequency value on a hardware interface associated with the power management circuit.
La présente invention concerne un dispositif de traitement qui comprend une pluralité de cœurs de traitement, un registre de commande, associé à un premier cœur de traitement de la pluralité de cœurs de traitement, destiné à stocker une première valeur de fréquence d'horloge de base à laquelle le premier cœur de traitement doit fonctionner, et un circuit de gestion de puissance destiné à recevoir une requête de fréquence d'horloge de base comprenant une seconde valeur de fréquence d'horloge de base, à stocker la seconde valeur de fréquence d'horloge de base dans le registre de commande pour contraindre le premier cœur de traitement à fonctionner à la seconde valeur de fréquence d'horloge de base, et à exposer la seconde valeur de fréquence d'horloge de base sur une interface matérielle associée au circuit de gestion de puissance.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2018</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZPBx9vdz83QPDXIM8fT3U_B3U3ByDHZVcPbxd_ZWcAtyDQx19XOOBIkHBPk7uwYH-weBVbgoAFWHBju6uyoEOAY5-rqGuAYF8zCwpiXmFKfyQmluBmU31xBnD93Ugvz41OKCxOTUvNSS-HB_IwNDC0NTM0NTY0dDY-JUAQBkVy7D</recordid><startdate>20180830</startdate><enddate>20180830</enddate><creator>LERNER, David P</creator><creator>VARMA, Ankush</creator><creator>GURUMOORTHY, Nagasubramanian</creator><creator>BROWNE, John J</creator><creator>GUPTA, Nikhil</creator><creator>GARG, Vivek</creator><creator>RAMAMURTHY, Venkatesh</creator><creator>DAS, Ripan</creator><creator>MACNAMARA, Chris</creator><creator>SRINIVASAN, Vasudevan</creator><creator>SISTLA, Krishnakanth V</creator><creator>STEINER, Ian M</creator><creator>SULLIVAN, Joseph M</creator><creator>GOUGH, Corey D</creator><creator>BOWHILL, William J</creator><creator>VORA, Sujal A</creator><scope>EVB</scope></search><sort><creationdate>20180830</creationdate><title>CONFIGURATION OF BASE CLOCK FREQUENCY OF PROCESSOR BASED ON USAGE PARAMETERS</title><author>LERNER, David P ; VARMA, Ankush ; GURUMOORTHY, Nagasubramanian ; BROWNE, John J ; GUPTA, Nikhil ; GARG, Vivek ; RAMAMURTHY, Venkatesh ; DAS, Ripan ; MACNAMARA, Chris ; SRINIVASAN, Vasudevan ; SISTLA, Krishnakanth V ; STEINER, Ian M ; SULLIVAN, Joseph M ; GOUGH, Corey D ; BOWHILL, William J ; VORA, Sujal A</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2018156153A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2018</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>LERNER, David P</creatorcontrib><creatorcontrib>VARMA, Ankush</creatorcontrib><creatorcontrib>GURUMOORTHY, Nagasubramanian</creatorcontrib><creatorcontrib>BROWNE, John J</creatorcontrib><creatorcontrib>GUPTA, Nikhil</creatorcontrib><creatorcontrib>GARG, Vivek</creatorcontrib><creatorcontrib>RAMAMURTHY, Venkatesh</creatorcontrib><creatorcontrib>DAS, Ripan</creatorcontrib><creatorcontrib>MACNAMARA, Chris</creatorcontrib><creatorcontrib>SRINIVASAN, Vasudevan</creatorcontrib><creatorcontrib>SISTLA, Krishnakanth V</creatorcontrib><creatorcontrib>STEINER, Ian M</creatorcontrib><creatorcontrib>SULLIVAN, Joseph M</creatorcontrib><creatorcontrib>GOUGH, Corey D</creatorcontrib><creatorcontrib>BOWHILL, William J</creatorcontrib><creatorcontrib>VORA, Sujal A</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LERNER, David P</au><au>VARMA, Ankush</au><au>GURUMOORTHY, Nagasubramanian</au><au>BROWNE, John J</au><au>GUPTA, Nikhil</au><au>GARG, Vivek</au><au>RAMAMURTHY, Venkatesh</au><au>DAS, Ripan</au><au>MACNAMARA, Chris</au><au>SRINIVASAN, Vasudevan</au><au>SISTLA, Krishnakanth V</au><au>STEINER, Ian M</au><au>SULLIVAN, Joseph M</au><au>GOUGH, Corey D</au><au>BOWHILL, William J</au><au>VORA, Sujal A</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CONFIGURATION OF BASE CLOCK FREQUENCY OF PROCESSOR BASED ON USAGE PARAMETERS</title><date>2018-08-30</date><risdate>2018</risdate><abstract>A processing device includes a plurality of processing cores, a control register, associated with a first processing core of the plurality of processing cores, to store a first base clock frequency value at which the first processing core is to run, and a power management circuit to receive a base clock frequency request comprising a second base clock frequency value, store the second base clock frequency value in the control register to cause the first processing core to run at the second base clock frequency value, and expose the second base clock frequency value on a hardware interface associated with the power management circuit.
La présente invention concerne un dispositif de traitement qui comprend une pluralité de cœurs de traitement, un registre de commande, associé à un premier cœur de traitement de la pluralité de cœurs de traitement, destiné à stocker une première valeur de fréquence d'horloge de base à laquelle le premier cœur de traitement doit fonctionner, et un circuit de gestion de puissance destiné à recevoir une requête de fréquence d'horloge de base comprenant une seconde valeur de fréquence d'horloge de base, à stocker la seconde valeur de fréquence d'horloge de base dans le registre de commande pour contraindre le premier cœur de traitement à fonctionner à la seconde valeur de fréquence d'horloge de base, et à exposer la seconde valeur de fréquence d'horloge de base sur une interface matérielle associée au circuit de gestion de puissance.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; fre |
recordid | cdi_epo_espacenet_WO2018156153A1 |
source | esp@cenet |
subjects | CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING PHYSICS |
title | CONFIGURATION OF BASE CLOCK FREQUENCY OF PROCESSOR BASED ON USAGE PARAMETERS |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-06T15%3A58%3A59IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LERNER,%20David%20P&rft.date=2018-08-30&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2018156153A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |