DIAGNOSTIC FAULT COMMUNICATION

Described embodiments provide circuits, systems and methods for detecting and communicating fault conditions. In an embodiment, an integrated circuit includes a fault detector to detect a fault condition of the integrated circuit and a controller to generate output data of the integrated circuit. An...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: FERNANDEZ, Devon
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator FERNANDEZ, Devon
description Described embodiments provide circuits, systems and methods for detecting and communicating fault conditions. In an embodiment, an integrated circuit includes a fault detector to detect a fault condition of the integrated circuit and a controller to generate output data of the integrated circuit. An output generator generates an output signal of the integrated circuit. The output signal is generated at a first set of output levels based upon the output data when the fault detector does not detect the fault condition, and the output signal is generated at a second set of output levels based upon the output data when the fault detector detects the fault condition. L'invention concerne, dans des modes de réalisation, des circuits, des systèmes et des procédés de détection et de communication de conditions de défaillance. Dans un mode de réalisation, un circuit intégré comprend un détecteur de défaillance permettant de détecter une condition de défaillance du circuit intégré et un dispositif de commande permettant de générer des données de sortie du circuit intégré. Un générateur de sortie génère un signal de sortie du circuit intégré. Le signal de sortie est généré à un premier ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaillance ne détecte pas la condition de défaillance, et le signal de sortie est généré à un second ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaut détecte la condition de défaillance.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2018089224A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2018089224A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2018089224A13</originalsourceid><addsrcrecordid>eNrjZJBz8XR09_MPDvF0VnBzDPUJUXD29_UN9fN0dgzx9PfjYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBoYWBhaWRkYmjobGxKkCAEhRInQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>DIAGNOSTIC FAULT COMMUNICATION</title><source>esp@cenet</source><creator>FERNANDEZ, Devon</creator><creatorcontrib>FERNANDEZ, Devon</creatorcontrib><description>Described embodiments provide circuits, systems and methods for detecting and communicating fault conditions. In an embodiment, an integrated circuit includes a fault detector to detect a fault condition of the integrated circuit and a controller to generate output data of the integrated circuit. An output generator generates an output signal of the integrated circuit. The output signal is generated at a first set of output levels based upon the output data when the fault detector does not detect the fault condition, and the output signal is generated at a second set of output levels based upon the output data when the fault detector detects the fault condition. L'invention concerne, dans des modes de réalisation, des circuits, des systèmes et des procédés de détection et de communication de conditions de défaillance. Dans un mode de réalisation, un circuit intégré comprend un détecteur de défaillance permettant de détecter une condition de défaillance du circuit intégré et un dispositif de commande permettant de générer des données de sortie du circuit intégré. Un générateur de sortie génère un signal de sortie du circuit intégré. Le signal de sortie est généré à un premier ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaillance ne détecte pas la condition de défaillance, et le signal de sortie est généré à un second ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaut détecte la condition de défaillance.</description><language>eng ; fre</language><subject>MEASURING ; MEASURING ELECTRIC VARIABLES ; MEASURING MAGNETIC VARIABLES ; PHYSICS ; TESTING</subject><creationdate>2018</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20180517&amp;DB=EPODOC&amp;CC=WO&amp;NR=2018089224A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76289</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20180517&amp;DB=EPODOC&amp;CC=WO&amp;NR=2018089224A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>FERNANDEZ, Devon</creatorcontrib><title>DIAGNOSTIC FAULT COMMUNICATION</title><description>Described embodiments provide circuits, systems and methods for detecting and communicating fault conditions. In an embodiment, an integrated circuit includes a fault detector to detect a fault condition of the integrated circuit and a controller to generate output data of the integrated circuit. An output generator generates an output signal of the integrated circuit. The output signal is generated at a first set of output levels based upon the output data when the fault detector does not detect the fault condition, and the output signal is generated at a second set of output levels based upon the output data when the fault detector detects the fault condition. L'invention concerne, dans des modes de réalisation, des circuits, des systèmes et des procédés de détection et de communication de conditions de défaillance. Dans un mode de réalisation, un circuit intégré comprend un détecteur de défaillance permettant de détecter une condition de défaillance du circuit intégré et un dispositif de commande permettant de générer des données de sortie du circuit intégré. Un générateur de sortie génère un signal de sortie du circuit intégré. Le signal de sortie est généré à un premier ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaillance ne détecte pas la condition de défaillance, et le signal de sortie est généré à un second ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaut détecte la condition de défaillance.</description><subject>MEASURING</subject><subject>MEASURING ELECTRIC VARIABLES</subject><subject>MEASURING MAGNETIC VARIABLES</subject><subject>PHYSICS</subject><subject>TESTING</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2018</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJBz8XR09_MPDvF0VnBzDPUJUXD29_UN9fN0dgzx9PfjYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBoYWBhaWRkYmjobGxKkCAEhRInQ</recordid><startdate>20180517</startdate><enddate>20180517</enddate><creator>FERNANDEZ, Devon</creator><scope>EVB</scope></search><sort><creationdate>20180517</creationdate><title>DIAGNOSTIC FAULT COMMUNICATION</title><author>FERNANDEZ, Devon</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2018089224A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2018</creationdate><topic>MEASURING</topic><topic>MEASURING ELECTRIC VARIABLES</topic><topic>MEASURING MAGNETIC VARIABLES</topic><topic>PHYSICS</topic><topic>TESTING</topic><toplevel>online_resources</toplevel><creatorcontrib>FERNANDEZ, Devon</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>FERNANDEZ, Devon</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>DIAGNOSTIC FAULT COMMUNICATION</title><date>2018-05-17</date><risdate>2018</risdate><abstract>Described embodiments provide circuits, systems and methods for detecting and communicating fault conditions. In an embodiment, an integrated circuit includes a fault detector to detect a fault condition of the integrated circuit and a controller to generate output data of the integrated circuit. An output generator generates an output signal of the integrated circuit. The output signal is generated at a first set of output levels based upon the output data when the fault detector does not detect the fault condition, and the output signal is generated at a second set of output levels based upon the output data when the fault detector detects the fault condition. L'invention concerne, dans des modes de réalisation, des circuits, des systèmes et des procédés de détection et de communication de conditions de défaillance. Dans un mode de réalisation, un circuit intégré comprend un détecteur de défaillance permettant de détecter une condition de défaillance du circuit intégré et un dispositif de commande permettant de générer des données de sortie du circuit intégré. Un générateur de sortie génère un signal de sortie du circuit intégré. Le signal de sortie est généré à un premier ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaillance ne détecte pas la condition de défaillance, et le signal de sortie est généré à un second ensemble de niveaux de sortie sur la base des données de sortie lorsque le détecteur de défaut détecte la condition de défaillance.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2018089224A1
source esp@cenet
subjects MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
TESTING
title DIAGNOSTIC FAULT COMMUNICATION
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-10T05%3A02%3A30IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=FERNANDEZ,%20Devon&rft.date=2018-05-17&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2018089224A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true