PRIORITY-BASED ACCESS OF COMPRESSED MEMORY LINES IN MEMORY IN A PROCESSOR-BASED SYSTEM

Aspects disclosed relate to a priority-based access of compressed memory lines in a processor-based system. In an aspect, a memory access device in the processor-based system receives a read access request for memory. If the read access request is higher priority, the memory access device uses the l...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GENG, Nieyan, JANAKIRAMAN, Anand, SENIOR, Richard, ANSARI, Amin, OPORTUS VALENZUELA, Andres, Alejandro, CHHABRA, Gurvinder, Singh
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator GENG, Nieyan
JANAKIRAMAN, Anand
SENIOR, Richard
ANSARI, Amin
OPORTUS VALENZUELA, Andres, Alejandro
CHHABRA, Gurvinder, Singh
description Aspects disclosed relate to a priority-based access of compressed memory lines in a processor-based system. In an aspect, a memory access device in the processor-based system receives a read access request for memory. If the read access request is higher priority, the memory access device uses the logical memory address of the read access request as the physical memory address to access the compressed memory line. However, if the read access request is lower priority, the memory access device translates the logical memory address of the read access request into one or more physical memory addresses in memory space left by the compression of higher priority lines. In this manner, the efficiency of higher priority compressed memory accesses is improved by removing a level of indirection otherwise required to find and access compressed memory lines. Des aspects de l'invention concernent un accès basé sur la priorité de lignes de mémoire compressées dans un système à processeur. Selon un aspect, un dispositif d'accès à la mémoire dans le système à processeur reçoit une demande d'accès en lecture pour la mémoire. Si la demande d'accès en lecture est de priorité supérieure, le dispositif d'accès à la mémoire utilise l'adresse de mémoire logique de la demande d'accès en lecture comme adresse de mémoire physique pour accéder à la ligne de mémoire compressée. Toutefois, si la demande d'accès en lecture est de priorité inférieure, le dispositif d'accès à la mémoire convertit l'adresse de mémoire logique de la demande d'accès en lecture en une ou plusieurs adresses de mémoire physique dans l'espace de mémoire laissé par la compression de lignes de priorité supérieure. L'efficacité des accès à la mémoire compressée de priorité supérieure est ainsi améliorée en supprimant un niveau d'indirection qui serait sinon exigé pour rechercher des lignes de mémoire compressées et y accéder.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2017160480A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2017160480A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2017160480A13</originalsourceid><addsrcrecordid>eNrjZAgLCPL0D_IMidR1cgx2dVFwdHZ2DQ5W8HdTcPb3DQgCsoGCvq6-_kGRCj6efq7BCp5-MD6Q5agQEOQP0uEfBDUgODI4xNWXh4E1LTGnOJUXSnMzKLu5hjh76KYW5MenFhckJqfmpZbEh_sbGRiaG5oZmFgYOBoaE6cKAFa9MZ4</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>PRIORITY-BASED ACCESS OF COMPRESSED MEMORY LINES IN MEMORY IN A PROCESSOR-BASED SYSTEM</title><source>esp@cenet</source><creator>GENG, Nieyan ; JANAKIRAMAN, Anand ; SENIOR, Richard ; ANSARI, Amin ; OPORTUS VALENZUELA, Andres, Alejandro ; CHHABRA, Gurvinder, Singh</creator><creatorcontrib>GENG, Nieyan ; JANAKIRAMAN, Anand ; SENIOR, Richard ; ANSARI, Amin ; OPORTUS VALENZUELA, Andres, Alejandro ; CHHABRA, Gurvinder, Singh</creatorcontrib><description>Aspects disclosed relate to a priority-based access of compressed memory lines in a processor-based system. In an aspect, a memory access device in the processor-based system receives a read access request for memory. If the read access request is higher priority, the memory access device uses the logical memory address of the read access request as the physical memory address to access the compressed memory line. However, if the read access request is lower priority, the memory access device translates the logical memory address of the read access request into one or more physical memory addresses in memory space left by the compression of higher priority lines. In this manner, the efficiency of higher priority compressed memory accesses is improved by removing a level of indirection otherwise required to find and access compressed memory lines. Des aspects de l'invention concernent un accès basé sur la priorité de lignes de mémoire compressées dans un système à processeur. Selon un aspect, un dispositif d'accès à la mémoire dans le système à processeur reçoit une demande d'accès en lecture pour la mémoire. Si la demande d'accès en lecture est de priorité supérieure, le dispositif d'accès à la mémoire utilise l'adresse de mémoire logique de la demande d'accès en lecture comme adresse de mémoire physique pour accéder à la ligne de mémoire compressée. Toutefois, si la demande d'accès en lecture est de priorité inférieure, le dispositif d'accès à la mémoire convertit l'adresse de mémoire logique de la demande d'accès en lecture en une ou plusieurs adresses de mémoire physique dans l'espace de mémoire laissé par la compression de lignes de priorité supérieure. L'efficacité des accès à la mémoire compressée de priorité supérieure est ainsi améliorée en supprimant un niveau d'indirection qui serait sinon exigé pour rechercher des lignes de mémoire compressées et y accéder.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170921&amp;DB=EPODOC&amp;CC=WO&amp;NR=2017160480A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170921&amp;DB=EPODOC&amp;CC=WO&amp;NR=2017160480A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>GENG, Nieyan</creatorcontrib><creatorcontrib>JANAKIRAMAN, Anand</creatorcontrib><creatorcontrib>SENIOR, Richard</creatorcontrib><creatorcontrib>ANSARI, Amin</creatorcontrib><creatorcontrib>OPORTUS VALENZUELA, Andres, Alejandro</creatorcontrib><creatorcontrib>CHHABRA, Gurvinder, Singh</creatorcontrib><title>PRIORITY-BASED ACCESS OF COMPRESSED MEMORY LINES IN MEMORY IN A PROCESSOR-BASED SYSTEM</title><description>Aspects disclosed relate to a priority-based access of compressed memory lines in a processor-based system. In an aspect, a memory access device in the processor-based system receives a read access request for memory. If the read access request is higher priority, the memory access device uses the logical memory address of the read access request as the physical memory address to access the compressed memory line. However, if the read access request is lower priority, the memory access device translates the logical memory address of the read access request into one or more physical memory addresses in memory space left by the compression of higher priority lines. In this manner, the efficiency of higher priority compressed memory accesses is improved by removing a level of indirection otherwise required to find and access compressed memory lines. Des aspects de l'invention concernent un accès basé sur la priorité de lignes de mémoire compressées dans un système à processeur. Selon un aspect, un dispositif d'accès à la mémoire dans le système à processeur reçoit une demande d'accès en lecture pour la mémoire. Si la demande d'accès en lecture est de priorité supérieure, le dispositif d'accès à la mémoire utilise l'adresse de mémoire logique de la demande d'accès en lecture comme adresse de mémoire physique pour accéder à la ligne de mémoire compressée. Toutefois, si la demande d'accès en lecture est de priorité inférieure, le dispositif d'accès à la mémoire convertit l'adresse de mémoire logique de la demande d'accès en lecture en une ou plusieurs adresses de mémoire physique dans l'espace de mémoire laissé par la compression de lignes de priorité supérieure. L'efficacité des accès à la mémoire compressée de priorité supérieure est ainsi améliorée en supprimant un niveau d'indirection qui serait sinon exigé pour rechercher des lignes de mémoire compressées et y accéder.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZAgLCPL0D_IMidR1cgx2dVFwdHZ2DQ5W8HdTcPb3DQgCsoGCvq6-_kGRCj6efq7BCp5-MD6Q5agQEOQP0uEfBDUgODI4xNWXh4E1LTGnOJUXSnMzKLu5hjh76KYW5MenFhckJqfmpZbEh_sbGRiaG5oZmFgYOBoaE6cKAFa9MZ4</recordid><startdate>20170921</startdate><enddate>20170921</enddate><creator>GENG, Nieyan</creator><creator>JANAKIRAMAN, Anand</creator><creator>SENIOR, Richard</creator><creator>ANSARI, Amin</creator><creator>OPORTUS VALENZUELA, Andres, Alejandro</creator><creator>CHHABRA, Gurvinder, Singh</creator><scope>EVB</scope></search><sort><creationdate>20170921</creationdate><title>PRIORITY-BASED ACCESS OF COMPRESSED MEMORY LINES IN MEMORY IN A PROCESSOR-BASED SYSTEM</title><author>GENG, Nieyan ; JANAKIRAMAN, Anand ; SENIOR, Richard ; ANSARI, Amin ; OPORTUS VALENZUELA, Andres, Alejandro ; CHHABRA, Gurvinder, Singh</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2017160480A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2017</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>GENG, Nieyan</creatorcontrib><creatorcontrib>JANAKIRAMAN, Anand</creatorcontrib><creatorcontrib>SENIOR, Richard</creatorcontrib><creatorcontrib>ANSARI, Amin</creatorcontrib><creatorcontrib>OPORTUS VALENZUELA, Andres, Alejandro</creatorcontrib><creatorcontrib>CHHABRA, Gurvinder, Singh</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>GENG, Nieyan</au><au>JANAKIRAMAN, Anand</au><au>SENIOR, Richard</au><au>ANSARI, Amin</au><au>OPORTUS VALENZUELA, Andres, Alejandro</au><au>CHHABRA, Gurvinder, Singh</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>PRIORITY-BASED ACCESS OF COMPRESSED MEMORY LINES IN MEMORY IN A PROCESSOR-BASED SYSTEM</title><date>2017-09-21</date><risdate>2017</risdate><abstract>Aspects disclosed relate to a priority-based access of compressed memory lines in a processor-based system. In an aspect, a memory access device in the processor-based system receives a read access request for memory. If the read access request is higher priority, the memory access device uses the logical memory address of the read access request as the physical memory address to access the compressed memory line. However, if the read access request is lower priority, the memory access device translates the logical memory address of the read access request into one or more physical memory addresses in memory space left by the compression of higher priority lines. In this manner, the efficiency of higher priority compressed memory accesses is improved by removing a level of indirection otherwise required to find and access compressed memory lines. Des aspects de l'invention concernent un accès basé sur la priorité de lignes de mémoire compressées dans un système à processeur. Selon un aspect, un dispositif d'accès à la mémoire dans le système à processeur reçoit une demande d'accès en lecture pour la mémoire. Si la demande d'accès en lecture est de priorité supérieure, le dispositif d'accès à la mémoire utilise l'adresse de mémoire logique de la demande d'accès en lecture comme adresse de mémoire physique pour accéder à la ligne de mémoire compressée. Toutefois, si la demande d'accès en lecture est de priorité inférieure, le dispositif d'accès à la mémoire convertit l'adresse de mémoire logique de la demande d'accès en lecture en une ou plusieurs adresses de mémoire physique dans l'espace de mémoire laissé par la compression de lignes de priorité supérieure. L'efficacité des accès à la mémoire compressée de priorité supérieure est ainsi améliorée en supprimant un niveau d'indirection qui serait sinon exigé pour rechercher des lignes de mémoire compressées et y accéder.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2017160480A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title PRIORITY-BASED ACCESS OF COMPRESSED MEMORY LINES IN MEMORY IN A PROCESSOR-BASED SYSTEM
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-05T03%3A51%3A41IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=GENG,%20Nieyan&rft.date=2017-09-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2017160480A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true