LOW-LATENCY LOW-UNCERTAINTY TIMER SYNCHRONIZATION MECHANISM ACROSS MULTIPLE DEVICES
Systems, methods, and apparatus for synchronizing timing in devices coupled to a data communication link are disclosed. In one example, a first device programs a future system time value in a second device. The first device launches a low-latency trigger signal that causes the future system time val...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | ZETHNER, Graig KHAN, Raheel ROMERA, Joaquin |
description | Systems, methods, and apparatus for synchronizing timing in devices coupled to a data communication link are disclosed. In one example, a first device programs a future system time value in a second device. The first device launches a low-latency trigger signal that causes the future system time value to be loaded into a timer of the second device when a timer of the first device matches the future system time value. The second device measures phase difference between the trigger signal and edges of a clock signal used for timing in the second device. The phase difference is measured using an oversampling clock that provides a desired measurement reliability. The measured phase difference permits the first device to accurately determine system time as applied to the second device. The trigger signal can be provided on existing pins used by first and second devices in accordance with communication protocols and specifications.
L'invention concerne des systèmes, des procédés et un appareil de synchronisation de minuteurs de dispositifs couplés à une liaison de communication de données. Dans un exemple, un premier dispositif programme une future valeur temporelle de système dans un second dispositif. Le premier dispositif émet un signal de déclenchement à faible latence qui provoque le chargement de la future valeur temporelle de système dans un minuteur du second dispositif lorsqu'un minuteur du premier dispositif correspond à la future valeur temporelle du système. Le second dispositif mesure la différence de phase entre le signal de déclenchement et des fronts d'un signal de minuteur utilisée pour une synchronisation dans le second dispositif. La différence de phase est mesurée à l'aide d'un minuteur de sur-échantillonnage qui garantit une fiabilité de mesure souhaitée. La différence de phase mesurée permet au premier dispositif de déterminer précisément que l'heure de système est appliquée au second dispositif. Le signal de déclenchement peut être situé sur des fiches existantes utilisées par les premier et second dispositifs conformément à des protocoles de communication et des spécifications. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2017136066A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2017136066A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2017136066A13</originalsourceid><addsrcrecordid>eNqNyrEKwjAQgOEuDqK-w4FzobVQ53Ce9CC5SHJtqUspEifRQn1_RPABnP5v-NdZtL7PrVESHODrVpCCGhYdQNlRgDgINsELX42yF3CEjRGODgwGHyO41ipfLMGJOkaK22x1nx5L2v26yfZnUmzyNL_GtMzTLT3Te-z9oSiPZVUXdW3K6r_rAyu5MZA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>LOW-LATENCY LOW-UNCERTAINTY TIMER SYNCHRONIZATION MECHANISM ACROSS MULTIPLE DEVICES</title><source>esp@cenet</source><creator>ZETHNER, Graig ; KHAN, Raheel ; ROMERA, Joaquin</creator><creatorcontrib>ZETHNER, Graig ; KHAN, Raheel ; ROMERA, Joaquin</creatorcontrib><description>Systems, methods, and apparatus for synchronizing timing in devices coupled to a data communication link are disclosed. In one example, a first device programs a future system time value in a second device. The first device launches a low-latency trigger signal that causes the future system time value to be loaded into a timer of the second device when a timer of the first device matches the future system time value. The second device measures phase difference between the trigger signal and edges of a clock signal used for timing in the second device. The phase difference is measured using an oversampling clock that provides a desired measurement reliability. The measured phase difference permits the first device to accurately determine system time as applied to the second device. The trigger signal can be provided on existing pins used by first and second devices in accordance with communication protocols and specifications.
L'invention concerne des systèmes, des procédés et un appareil de synchronisation de minuteurs de dispositifs couplés à une liaison de communication de données. Dans un exemple, un premier dispositif programme une future valeur temporelle de système dans un second dispositif. Le premier dispositif émet un signal de déclenchement à faible latence qui provoque le chargement de la future valeur temporelle de système dans un minuteur du second dispositif lorsqu'un minuteur du premier dispositif correspond à la future valeur temporelle du système. Le second dispositif mesure la différence de phase entre le signal de déclenchement et des fronts d'un signal de minuteur utilisée pour une synchronisation dans le second dispositif. La différence de phase est mesurée à l'aide d'un minuteur de sur-échantillonnage qui garantit une fiabilité de mesure souhaitée. La différence de phase mesurée permet au premier dispositif de déterminer précisément que l'heure de système est appliquée au second dispositif. Le signal de déclenchement peut être situé sur des fiches existantes utilisées par les premier et second dispositifs conformément à des protocoles de communication et des spécifications.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170810&DB=EPODOC&CC=WO&NR=2017136066A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170810&DB=EPODOC&CC=WO&NR=2017136066A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>ZETHNER, Graig</creatorcontrib><creatorcontrib>KHAN, Raheel</creatorcontrib><creatorcontrib>ROMERA, Joaquin</creatorcontrib><title>LOW-LATENCY LOW-UNCERTAINTY TIMER SYNCHRONIZATION MECHANISM ACROSS MULTIPLE DEVICES</title><description>Systems, methods, and apparatus for synchronizing timing in devices coupled to a data communication link are disclosed. In one example, a first device programs a future system time value in a second device. The first device launches a low-latency trigger signal that causes the future system time value to be loaded into a timer of the second device when a timer of the first device matches the future system time value. The second device measures phase difference between the trigger signal and edges of a clock signal used for timing in the second device. The phase difference is measured using an oversampling clock that provides a desired measurement reliability. The measured phase difference permits the first device to accurately determine system time as applied to the second device. The trigger signal can be provided on existing pins used by first and second devices in accordance with communication protocols and specifications.
L'invention concerne des systèmes, des procédés et un appareil de synchronisation de minuteurs de dispositifs couplés à une liaison de communication de données. Dans un exemple, un premier dispositif programme une future valeur temporelle de système dans un second dispositif. Le premier dispositif émet un signal de déclenchement à faible latence qui provoque le chargement de la future valeur temporelle de système dans un minuteur du second dispositif lorsqu'un minuteur du premier dispositif correspond à la future valeur temporelle du système. Le second dispositif mesure la différence de phase entre le signal de déclenchement et des fronts d'un signal de minuteur utilisée pour une synchronisation dans le second dispositif. La différence de phase est mesurée à l'aide d'un minuteur de sur-échantillonnage qui garantit une fiabilité de mesure souhaitée. La différence de phase mesurée permet au premier dispositif de déterminer précisément que l'heure de système est appliquée au second dispositif. Le signal de déclenchement peut être situé sur des fiches existantes utilisées par les premier et second dispositifs conformément à des protocoles de communication et des spécifications.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNyrEKwjAQgOEuDqK-w4FzobVQ53Ce9CC5SHJtqUspEifRQn1_RPABnP5v-NdZtL7PrVESHODrVpCCGhYdQNlRgDgINsELX42yF3CEjRGODgwGHyO41ipfLMGJOkaK22x1nx5L2v26yfZnUmzyNL_GtMzTLT3Te-z9oSiPZVUXdW3K6r_rAyu5MZA</recordid><startdate>20170810</startdate><enddate>20170810</enddate><creator>ZETHNER, Graig</creator><creator>KHAN, Raheel</creator><creator>ROMERA, Joaquin</creator><scope>EVB</scope></search><sort><creationdate>20170810</creationdate><title>LOW-LATENCY LOW-UNCERTAINTY TIMER SYNCHRONIZATION MECHANISM ACROSS MULTIPLE DEVICES</title><author>ZETHNER, Graig ; KHAN, Raheel ; ROMERA, Joaquin</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2017136066A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2017</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>ZETHNER, Graig</creatorcontrib><creatorcontrib>KHAN, Raheel</creatorcontrib><creatorcontrib>ROMERA, Joaquin</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>ZETHNER, Graig</au><au>KHAN, Raheel</au><au>ROMERA, Joaquin</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>LOW-LATENCY LOW-UNCERTAINTY TIMER SYNCHRONIZATION MECHANISM ACROSS MULTIPLE DEVICES</title><date>2017-08-10</date><risdate>2017</risdate><abstract>Systems, methods, and apparatus for synchronizing timing in devices coupled to a data communication link are disclosed. In one example, a first device programs a future system time value in a second device. The first device launches a low-latency trigger signal that causes the future system time value to be loaded into a timer of the second device when a timer of the first device matches the future system time value. The second device measures phase difference between the trigger signal and edges of a clock signal used for timing in the second device. The phase difference is measured using an oversampling clock that provides a desired measurement reliability. The measured phase difference permits the first device to accurately determine system time as applied to the second device. The trigger signal can be provided on existing pins used by first and second devices in accordance with communication protocols and specifications.
L'invention concerne des systèmes, des procédés et un appareil de synchronisation de minuteurs de dispositifs couplés à une liaison de communication de données. Dans un exemple, un premier dispositif programme une future valeur temporelle de système dans un second dispositif. Le premier dispositif émet un signal de déclenchement à faible latence qui provoque le chargement de la future valeur temporelle de système dans un minuteur du second dispositif lorsqu'un minuteur du premier dispositif correspond à la future valeur temporelle du système. Le second dispositif mesure la différence de phase entre le signal de déclenchement et des fronts d'un signal de minuteur utilisée pour une synchronisation dans le second dispositif. La différence de phase est mesurée à l'aide d'un minuteur de sur-échantillonnage qui garantit une fiabilité de mesure souhaitée. La différence de phase mesurée permet au premier dispositif de déterminer précisément que l'heure de système est appliquée au second dispositif. Le signal de déclenchement peut être situé sur des fiches existantes utilisées par les premier et second dispositifs conformément à des protocoles de communication et des spécifications.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; fre |
recordid | cdi_epo_espacenet_WO2017136066A1 |
source | esp@cenet |
subjects | CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING PHYSICS |
title | LOW-LATENCY LOW-UNCERTAINTY TIMER SYNCHRONIZATION MECHANISM ACROSS MULTIPLE DEVICES |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-02T15%3A56%3A31IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=ZETHNER,%20Graig&rft.date=2017-08-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2017136066A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |