POWER MULTIPLEXING WITH FLIP-FLOPS

Data retention circuitry, such as at least one integrated circuit (IC), is disclosed herein for power multiplexing with flip flops having a retention feature. In an example aspect, an IC includes a first power rail and a second power rail. The IC further includes a flip-flop and power multiplexing c...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GEMAR, Jeffrey, CAO, Lipeng, VILANGUDIPITCHAI, Ramaprasath
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator GEMAR, Jeffrey
CAO, Lipeng
VILANGUDIPITCHAI, Ramaprasath
description Data retention circuitry, such as at least one integrated circuit (IC), is disclosed herein for power multiplexing with flip flops having a retention feature. In an example aspect, an IC includes a first power rail and a second power rail. The IC further includes a flip-flop and power multiplexing circuitry. The flip flop includes a master portion and a slave portion. The master portion is coupled to the first power rail for a regular operational mode and for a retention operational mode. The power multiplexing circuitry is configured to couple the slave portion to the first power rail for the regular operational mode and to the second power rail for the retention operational mode. La présente invention concerne des circuits de maintien de données, par exemple au moins un circuit intégré (IC), permettant un multiplexage d'alimentation à bascules bistables ayant une fonction de maintien. Selon un aspect ayant valeur d'exemple, un circuit intégré comprend des premier et second rails d'alimentation, une bascule bistable et des circuits de multiplexage d'alimentation. La bascule bistable comprend une partie maîtresse et une partie esclave. La partie maîtresse est couplée au premier rail d'alimentation pendant un mode de fonctionnement ordinaire et pendant un mode de fonctionnement de maintien. Les circuits de multiplexage d'alimentation sont conçus pour coupler la partie esclave au premier rail d'alimentation pendant le mode de fonctionnement ordinaire et au second rail d'alimentation pendant le mode de fonctionnement de maintien.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2017052928A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2017052928A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2017052928A13</originalsourceid><addsrcrecordid>eNrjZFAK8A93DVLwDfUJ8QzwcY3w9HNXCPcM8VBw8_EM0HXz8Q8I5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgaG5gamRpZGFo6GxsSpAgDhESOo</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>POWER MULTIPLEXING WITH FLIP-FLOPS</title><source>esp@cenet</source><creator>GEMAR, Jeffrey ; CAO, Lipeng ; VILANGUDIPITCHAI, Ramaprasath</creator><creatorcontrib>GEMAR, Jeffrey ; CAO, Lipeng ; VILANGUDIPITCHAI, Ramaprasath</creatorcontrib><description>Data retention circuitry, such as at least one integrated circuit (IC), is disclosed herein for power multiplexing with flip flops having a retention feature. In an example aspect, an IC includes a first power rail and a second power rail. The IC further includes a flip-flop and power multiplexing circuitry. The flip flop includes a master portion and a slave portion. The master portion is coupled to the first power rail for a regular operational mode and for a retention operational mode. The power multiplexing circuitry is configured to couple the slave portion to the first power rail for the regular operational mode and to the second power rail for the retention operational mode. La présente invention concerne des circuits de maintien de données, par exemple au moins un circuit intégré (IC), permettant un multiplexage d'alimentation à bascules bistables ayant une fonction de maintien. Selon un aspect ayant valeur d'exemple, un circuit intégré comprend des premier et second rails d'alimentation, une bascule bistable et des circuits de multiplexage d'alimentation. La bascule bistable comprend une partie maîtresse et une partie esclave. La partie maîtresse est couplée au premier rail d'alimentation pendant un mode de fonctionnement ordinaire et pendant un mode de fonctionnement de maintien. Les circuits de multiplexage d'alimentation sont conçus pour coupler la partie esclave au premier rail d'alimentation pendant le mode de fonctionnement ordinaire et au second rail d'alimentation pendant le mode de fonctionnement de maintien.</description><language>eng ; fre</language><subject>BASIC ELECTRONIC CIRCUITRY ; ELECTRICITY ; PULSE TECHNIQUE</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170330&amp;DB=EPODOC&amp;CC=WO&amp;NR=2017052928A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170330&amp;DB=EPODOC&amp;CC=WO&amp;NR=2017052928A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>GEMAR, Jeffrey</creatorcontrib><creatorcontrib>CAO, Lipeng</creatorcontrib><creatorcontrib>VILANGUDIPITCHAI, Ramaprasath</creatorcontrib><title>POWER MULTIPLEXING WITH FLIP-FLOPS</title><description>Data retention circuitry, such as at least one integrated circuit (IC), is disclosed herein for power multiplexing with flip flops having a retention feature. In an example aspect, an IC includes a first power rail and a second power rail. The IC further includes a flip-flop and power multiplexing circuitry. The flip flop includes a master portion and a slave portion. The master portion is coupled to the first power rail for a regular operational mode and for a retention operational mode. The power multiplexing circuitry is configured to couple the slave portion to the first power rail for the regular operational mode and to the second power rail for the retention operational mode. La présente invention concerne des circuits de maintien de données, par exemple au moins un circuit intégré (IC), permettant un multiplexage d'alimentation à bascules bistables ayant une fonction de maintien. Selon un aspect ayant valeur d'exemple, un circuit intégré comprend des premier et second rails d'alimentation, une bascule bistable et des circuits de multiplexage d'alimentation. La bascule bistable comprend une partie maîtresse et une partie esclave. La partie maîtresse est couplée au premier rail d'alimentation pendant un mode de fonctionnement ordinaire et pendant un mode de fonctionnement de maintien. Les circuits de multiplexage d'alimentation sont conçus pour coupler la partie esclave au premier rail d'alimentation pendant le mode de fonctionnement ordinaire et au second rail d'alimentation pendant le mode de fonctionnement de maintien.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRICITY</subject><subject>PULSE TECHNIQUE</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFAK8A93DVLwDfUJ8QzwcY3w9HNXCPcM8VBw8_EM0HXz8Q8I5mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgaG5gamRpZGFo6GxsSpAgDhESOo</recordid><startdate>20170330</startdate><enddate>20170330</enddate><creator>GEMAR, Jeffrey</creator><creator>CAO, Lipeng</creator><creator>VILANGUDIPITCHAI, Ramaprasath</creator><scope>EVB</scope></search><sort><creationdate>20170330</creationdate><title>POWER MULTIPLEXING WITH FLIP-FLOPS</title><author>GEMAR, Jeffrey ; CAO, Lipeng ; VILANGUDIPITCHAI, Ramaprasath</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2017052928A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2017</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRICITY</topic><topic>PULSE TECHNIQUE</topic><toplevel>online_resources</toplevel><creatorcontrib>GEMAR, Jeffrey</creatorcontrib><creatorcontrib>CAO, Lipeng</creatorcontrib><creatorcontrib>VILANGUDIPITCHAI, Ramaprasath</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>GEMAR, Jeffrey</au><au>CAO, Lipeng</au><au>VILANGUDIPITCHAI, Ramaprasath</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>POWER MULTIPLEXING WITH FLIP-FLOPS</title><date>2017-03-30</date><risdate>2017</risdate><abstract>Data retention circuitry, such as at least one integrated circuit (IC), is disclosed herein for power multiplexing with flip flops having a retention feature. In an example aspect, an IC includes a first power rail and a second power rail. The IC further includes a flip-flop and power multiplexing circuitry. The flip flop includes a master portion and a slave portion. The master portion is coupled to the first power rail for a regular operational mode and for a retention operational mode. The power multiplexing circuitry is configured to couple the slave portion to the first power rail for the regular operational mode and to the second power rail for the retention operational mode. La présente invention concerne des circuits de maintien de données, par exemple au moins un circuit intégré (IC), permettant un multiplexage d'alimentation à bascules bistables ayant une fonction de maintien. Selon un aspect ayant valeur d'exemple, un circuit intégré comprend des premier et second rails d'alimentation, une bascule bistable et des circuits de multiplexage d'alimentation. La bascule bistable comprend une partie maîtresse et une partie esclave. La partie maîtresse est couplée au premier rail d'alimentation pendant un mode de fonctionnement ordinaire et pendant un mode de fonctionnement de maintien. Les circuits de multiplexage d'alimentation sont conçus pour coupler la partie esclave au premier rail d'alimentation pendant le mode de fonctionnement ordinaire et au second rail d'alimentation pendant le mode de fonctionnement de maintien.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2017052928A1
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
ELECTRICITY
PULSE TECHNIQUE
title POWER MULTIPLEXING WITH FLIP-FLOPS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-20T07%3A18%3A03IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=GEMAR,%20Jeffrey&rft.date=2017-03-30&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2017052928A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true