PRINTED WIRING BOARD
The present invention comprises: a parent board 1 that has a slit hole 3; a child board 2 that has an insertion section 2a at one edge thereof and is combined with the parent board 1 by inserting the insertion section 2a into the slit hole 3 from a front surface of the parent board 1; a plurality of...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | SASAKI, Shunsuke NISHINAKA, Yoshiro TAKARABE, Yuichiro KAWABATA, Ryohei |
description | The present invention comprises: a parent board 1 that has a slit hole 3; a child board 2 that has an insertion section 2a at one edge thereof and is combined with the parent board 1 by inserting the insertion section 2a into the slit hole 3 from a front surface of the parent board 1; a plurality of first electrode lands 5 that are disposed, with a uniform spacing therebetween, on a rear surface of the parent board 1 along both side edges of the silt hole 3 in a longitudinal direction thereof; and a plurality of second electrode lands 4 that are disposed, with the same spacing therebetween as that of the plurality of first electrode lands 5, on both surfaces of the insertion section 2a of the child board 2. A land width of the plurality of first electrode lands 5 and the plurality of second electrode lands 4 is set to 1.5 mm at minimum. The disposition spacing of the plurality of first electrode lands 5 and the disposition spacing of the plurality of second electrode lands 4 are both set to 2.0 mm at minimum. A dimensional ratio between a land length of the plurality of first electrode lands 5 and a protrusion land length of the plurality of second electrode lands 4 is set to 0.8-1.0.
La présente invention comprend : une carte parent (1) qui comporte un trou en fente (3) ; une carte enfant (2) qui comporte une section d'insertion (2a) sur un de ses bords et qui est combinée à la carte parent (1) en insérant la partie d'insertion (2a) dans le trou en fente (3) depuis une surface avant de la carte parent (1) ; une pluralité de premières pastilles d'électrodes (5) qui sont disposées, avec un espacement uniforme entre elles, sur une surface arrière de la carte parent (1) le long de deux bords latéraux du trou en fente (3) dans sa direction longitudinale ; et une pluralité de deuxièmes pastilles d'électrodes (4) qui sont disposées, avec le même espacement entre elles que la pluralité de premières pastilles d'électrodes (5), sur les deux surfaces de la seconde d'insertion (2a) de la carte enfant (2). Une largeur de pastille de la pluralité de premières pastilles d'électrodes (5) et de la pluralité de deuxièmes pastilles d'électrodes (4) est définie à 1,5 mm au minimum. L'espacement de disposition de la pluralité de premières pastilles d'électrodes (5) et l'espacement de disposition de la pluralité de deuxièmes pastilles d'électrodes (4) sont tous deux définis à 2,0 mm au minimum. Un ratio dimensionnel entre une longueur de pastille de la pluralité de premières p |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2016185559A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2016185559A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2016185559A13</originalsourceid><addsrcrecordid>eNrjZBAJCPL0C3F1UQj3BDLcFZz8HYNceBhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJfLi_kYGhmaGFqamppaOhMXGqAPFnH40</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>PRINTED WIRING BOARD</title><source>esp@cenet</source><creator>SASAKI, Shunsuke ; NISHINAKA, Yoshiro ; TAKARABE, Yuichiro ; KAWABATA, Ryohei</creator><creatorcontrib>SASAKI, Shunsuke ; NISHINAKA, Yoshiro ; TAKARABE, Yuichiro ; KAWABATA, Ryohei</creatorcontrib><description>The present invention comprises: a parent board 1 that has a slit hole 3; a child board 2 that has an insertion section 2a at one edge thereof and is combined with the parent board 1 by inserting the insertion section 2a into the slit hole 3 from a front surface of the parent board 1; a plurality of first electrode lands 5 that are disposed, with a uniform spacing therebetween, on a rear surface of the parent board 1 along both side edges of the silt hole 3 in a longitudinal direction thereof; and a plurality of second electrode lands 4 that are disposed, with the same spacing therebetween as that of the plurality of first electrode lands 5, on both surfaces of the insertion section 2a of the child board 2. A land width of the plurality of first electrode lands 5 and the plurality of second electrode lands 4 is set to 1.5 mm at minimum. The disposition spacing of the plurality of first electrode lands 5 and the disposition spacing of the plurality of second electrode lands 4 are both set to 2.0 mm at minimum. A dimensional ratio between a land length of the plurality of first electrode lands 5 and a protrusion land length of the plurality of second electrode lands 4 is set to 0.8-1.0.
La présente invention comprend : une carte parent (1) qui comporte un trou en fente (3) ; une carte enfant (2) qui comporte une section d'insertion (2a) sur un de ses bords et qui est combinée à la carte parent (1) en insérant la partie d'insertion (2a) dans le trou en fente (3) depuis une surface avant de la carte parent (1) ; une pluralité de premières pastilles d'électrodes (5) qui sont disposées, avec un espacement uniforme entre elles, sur une surface arrière de la carte parent (1) le long de deux bords latéraux du trou en fente (3) dans sa direction longitudinale ; et une pluralité de deuxièmes pastilles d'électrodes (4) qui sont disposées, avec le même espacement entre elles que la pluralité de premières pastilles d'électrodes (5), sur les deux surfaces de la seconde d'insertion (2a) de la carte enfant (2). Une largeur de pastille de la pluralité de premières pastilles d'électrodes (5) et de la pluralité de deuxièmes pastilles d'électrodes (4) est définie à 1,5 mm au minimum. L'espacement de disposition de la pluralité de premières pastilles d'électrodes (5) et l'espacement de disposition de la pluralité de deuxièmes pastilles d'électrodes (4) sont tous deux définis à 2,0 mm au minimum. Un ratio dimensionnel entre une longueur de pastille de la pluralité de premières pastilles d'électrodes (5) et une longueur de pastille en saillie de la pluralité de deuxièmes pastilles d'électrodes (4) est compris entre 0,8 et 1,0.
スリット穴3を有する親基板1と、一辺に差込部2aを有し、差込部2aを親基板1の表面からスリット穴3に差し込んで親基板1と組み合わされる子基板2と、親基板1の裏面であって、スリット穴3の長手方向の両側縁部に沿って等間隔に配置された複数の第1電極ランド5と、子基板2の差込部2aの両面に、複数の第1電極ランド5と同じ間隔で配置された複数の第2電極ランド4とを備え、複数の第1電極ランド5と複数の第2電極ランド4の各ランド幅を最小1.5mmとし、複数の第1電極ランド5の配置間隔および複数の第2電極ランド4の配置間隔を共に最小2.0mmとし、さらに、複数の第1電極ランド5のランド長さと、複数の第2電極ランド4の突出ランド長さとが、その寸法比で0.8~1.0となるように設定されている。</description><language>eng ; fre ; jpn</language><subject>CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS ; ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS ; PRINTED CIRCUITS</subject><creationdate>2016</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20161124&DB=EPODOC&CC=WO&NR=2016185559A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25555,76308</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20161124&DB=EPODOC&CC=WO&NR=2016185559A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>SASAKI, Shunsuke</creatorcontrib><creatorcontrib>NISHINAKA, Yoshiro</creatorcontrib><creatorcontrib>TAKARABE, Yuichiro</creatorcontrib><creatorcontrib>KAWABATA, Ryohei</creatorcontrib><title>PRINTED WIRING BOARD</title><description>The present invention comprises: a parent board 1 that has a slit hole 3; a child board 2 that has an insertion section 2a at one edge thereof and is combined with the parent board 1 by inserting the insertion section 2a into the slit hole 3 from a front surface of the parent board 1; a plurality of first electrode lands 5 that are disposed, with a uniform spacing therebetween, on a rear surface of the parent board 1 along both side edges of the silt hole 3 in a longitudinal direction thereof; and a plurality of second electrode lands 4 that are disposed, with the same spacing therebetween as that of the plurality of first electrode lands 5, on both surfaces of the insertion section 2a of the child board 2. A land width of the plurality of first electrode lands 5 and the plurality of second electrode lands 4 is set to 1.5 mm at minimum. The disposition spacing of the plurality of first electrode lands 5 and the disposition spacing of the plurality of second electrode lands 4 are both set to 2.0 mm at minimum. A dimensional ratio between a land length of the plurality of first electrode lands 5 and a protrusion land length of the plurality of second electrode lands 4 is set to 0.8-1.0.
La présente invention comprend : une carte parent (1) qui comporte un trou en fente (3) ; une carte enfant (2) qui comporte une section d'insertion (2a) sur un de ses bords et qui est combinée à la carte parent (1) en insérant la partie d'insertion (2a) dans le trou en fente (3) depuis une surface avant de la carte parent (1) ; une pluralité de premières pastilles d'électrodes (5) qui sont disposées, avec un espacement uniforme entre elles, sur une surface arrière de la carte parent (1) le long de deux bords latéraux du trou en fente (3) dans sa direction longitudinale ; et une pluralité de deuxièmes pastilles d'électrodes (4) qui sont disposées, avec le même espacement entre elles que la pluralité de premières pastilles d'électrodes (5), sur les deux surfaces de la seconde d'insertion (2a) de la carte enfant (2). Une largeur de pastille de la pluralité de premières pastilles d'électrodes (5) et de la pluralité de deuxièmes pastilles d'électrodes (4) est définie à 1,5 mm au minimum. L'espacement de disposition de la pluralité de premières pastilles d'électrodes (5) et l'espacement de disposition de la pluralité de deuxièmes pastilles d'électrodes (4) sont tous deux définis à 2,0 mm au minimum. Un ratio dimensionnel entre une longueur de pastille de la pluralité de premières pastilles d'électrodes (5) et une longueur de pastille en saillie de la pluralité de deuxièmes pastilles d'électrodes (4) est compris entre 0,8 et 1,0.
スリット穴3を有する親基板1と、一辺に差込部2aを有し、差込部2aを親基板1の表面からスリット穴3に差し込んで親基板1と組み合わされる子基板2と、親基板1の裏面であって、スリット穴3の長手方向の両側縁部に沿って等間隔に配置された複数の第1電極ランド5と、子基板2の差込部2aの両面に、複数の第1電極ランド5と同じ間隔で配置された複数の第2電極ランド4とを備え、複数の第1電極ランド5と複数の第2電極ランド4の各ランド幅を最小1.5mmとし、複数の第1電極ランド5の配置間隔および複数の第2電極ランド4の配置間隔を共に最小2.0mmとし、さらに、複数の第1電極ランド5のランド長さと、複数の第2電極ランド4の突出ランド長さとが、その寸法比で0.8~1.0となるように設定されている。</description><subject>CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS</subject><subject>ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS</subject><subject>PRINTED CIRCUITS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2016</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBAJCPL0C3F1UQj3BDLcFZz8HYNceBhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJfLi_kYGhmaGFqamppaOhMXGqAPFnH40</recordid><startdate>20161124</startdate><enddate>20161124</enddate><creator>SASAKI, Shunsuke</creator><creator>NISHINAKA, Yoshiro</creator><creator>TAKARABE, Yuichiro</creator><creator>KAWABATA, Ryohei</creator><scope>EVB</scope></search><sort><creationdate>20161124</creationdate><title>PRINTED WIRING BOARD</title><author>SASAKI, Shunsuke ; NISHINAKA, Yoshiro ; TAKARABE, Yuichiro ; KAWABATA, Ryohei</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2016185559A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre ; jpn</language><creationdate>2016</creationdate><topic>CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS</topic><topic>ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS</topic><topic>PRINTED CIRCUITS</topic><toplevel>online_resources</toplevel><creatorcontrib>SASAKI, Shunsuke</creatorcontrib><creatorcontrib>NISHINAKA, Yoshiro</creatorcontrib><creatorcontrib>TAKARABE, Yuichiro</creatorcontrib><creatorcontrib>KAWABATA, Ryohei</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>SASAKI, Shunsuke</au><au>NISHINAKA, Yoshiro</au><au>TAKARABE, Yuichiro</au><au>KAWABATA, Ryohei</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>PRINTED WIRING BOARD</title><date>2016-11-24</date><risdate>2016</risdate><abstract>The present invention comprises: a parent board 1 that has a slit hole 3; a child board 2 that has an insertion section 2a at one edge thereof and is combined with the parent board 1 by inserting the insertion section 2a into the slit hole 3 from a front surface of the parent board 1; a plurality of first electrode lands 5 that are disposed, with a uniform spacing therebetween, on a rear surface of the parent board 1 along both side edges of the silt hole 3 in a longitudinal direction thereof; and a plurality of second electrode lands 4 that are disposed, with the same spacing therebetween as that of the plurality of first electrode lands 5, on both surfaces of the insertion section 2a of the child board 2. A land width of the plurality of first electrode lands 5 and the plurality of second electrode lands 4 is set to 1.5 mm at minimum. The disposition spacing of the plurality of first electrode lands 5 and the disposition spacing of the plurality of second electrode lands 4 are both set to 2.0 mm at minimum. A dimensional ratio between a land length of the plurality of first electrode lands 5 and a protrusion land length of the plurality of second electrode lands 4 is set to 0.8-1.0.
La présente invention comprend : une carte parent (1) qui comporte un trou en fente (3) ; une carte enfant (2) qui comporte une section d'insertion (2a) sur un de ses bords et qui est combinée à la carte parent (1) en insérant la partie d'insertion (2a) dans le trou en fente (3) depuis une surface avant de la carte parent (1) ; une pluralité de premières pastilles d'électrodes (5) qui sont disposées, avec un espacement uniforme entre elles, sur une surface arrière de la carte parent (1) le long de deux bords latéraux du trou en fente (3) dans sa direction longitudinale ; et une pluralité de deuxièmes pastilles d'électrodes (4) qui sont disposées, avec le même espacement entre elles que la pluralité de premières pastilles d'électrodes (5), sur les deux surfaces de la seconde d'insertion (2a) de la carte enfant (2). Une largeur de pastille de la pluralité de premières pastilles d'électrodes (5) et de la pluralité de deuxièmes pastilles d'électrodes (4) est définie à 1,5 mm au minimum. L'espacement de disposition de la pluralité de premières pastilles d'électrodes (5) et l'espacement de disposition de la pluralité de deuxièmes pastilles d'électrodes (4) sont tous deux définis à 2,0 mm au minimum. Un ratio dimensionnel entre une longueur de pastille de la pluralité de premières pastilles d'électrodes (5) et une longueur de pastille en saillie de la pluralité de deuxièmes pastilles d'électrodes (4) est compris entre 0,8 et 1,0.
スリット穴3を有する親基板1と、一辺に差込部2aを有し、差込部2aを親基板1の表面からスリット穴3に差し込んで親基板1と組み合わされる子基板2と、親基板1の裏面であって、スリット穴3の長手方向の両側縁部に沿って等間隔に配置された複数の第1電極ランド5と、子基板2の差込部2aの両面に、複数の第1電極ランド5と同じ間隔で配置された複数の第2電極ランド4とを備え、複数の第1電極ランド5と複数の第2電極ランド4の各ランド幅を最小1.5mmとし、複数の第1電極ランド5の配置間隔および複数の第2電極ランド4の配置間隔を共に最小2.0mmとし、さらに、複数の第1電極ランド5のランド長さと、複数の第2電極ランド4の突出ランド長さとが、その寸法比で0.8~1.0となるように設定されている。</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; fre ; jpn |
recordid | cdi_epo_espacenet_WO2016185559A1 |
source | esp@cenet |
subjects | CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR ELECTRICITY MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS PRINTED CIRCUITS |
title | PRINTED WIRING BOARD |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-15T02%3A24%3A12IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=SASAKI,%20Shunsuke&rft.date=2016-11-24&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2016185559A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |