SYSTEM STANDBY EMULATION WITH FAST RESUME

Systems and methods may provide for assuming control over a processor in response to an operating system (OS) request to transition the processor into a sleeping state and transitioning the processor into an intermediate state that has a shorter wake latency than the sleeping state. Additionally, th...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: CHENG, ANTONIO S, SHAH, SIDDHARTH
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator CHENG, ANTONIO S
SHAH, SIDDHARTH
description Systems and methods may provide for assuming control over a processor in response to an operating system (OS) request to transition the processor into a sleeping state and transitioning the processor into an intermediate state that has a shorter wake latency than the sleeping state. Additionally, the processor may be maintained in the intermediate state until a wake event is detected. In one example, one or more power lowering operations may be reversed in response to the wake event. L'invention concerne des systèmes et des procédés permettant la prise de commande d'un processeur en réponse à une demande d'un système d'exploitation (OS) de faire passer le processeur dans un état de veille et faire passer le processeur à un état intermédiaire qui a une plus courte latence de réveil que l'état de veille. De plus, le processeur peut être maintenu à l'état intermédiaire jusqu'à ce qu'un événement de réveil soit détecté. Dans un exemple, une ou plusieurs opérations de diminution de puissance peuvent être inversées en réponse à l'événement de réveil.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2015200077A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2015200077A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2015200077A13</originalsourceid><addsrcrecordid>eNrjZNAMjgwOcfVVCA5x9HNxilRw9Q31cQzx9PdTCPcM8VBwcwwOUQhyDQ71deVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhqZGBgYG5uaOhsbEqQIA2B8lcw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SYSTEM STANDBY EMULATION WITH FAST RESUME</title><source>esp@cenet</source><creator>CHENG, ANTONIO S ; SHAH, SIDDHARTH</creator><creatorcontrib>CHENG, ANTONIO S ; SHAH, SIDDHARTH</creatorcontrib><description>Systems and methods may provide for assuming control over a processor in response to an operating system (OS) request to transition the processor into a sleeping state and transitioning the processor into an intermediate state that has a shorter wake latency than the sleeping state. Additionally, the processor may be maintained in the intermediate state until a wake event is detected. In one example, one or more power lowering operations may be reversed in response to the wake event. L'invention concerne des systèmes et des procédés permettant la prise de commande d'un processeur en réponse à une demande d'un système d'exploitation (OS) de faire passer le processeur dans un état de veille et faire passer le processeur à un état intermédiaire qui a une plus courte latence de réveil que l'état de veille. De plus, le processeur peut être maintenu à l'état intermédiaire jusqu'à ce qu'un événement de réveil soit détecté. Dans un exemple, une ou plusieurs opérations de diminution de puissance peuvent être inversées en réponse à l'événement de réveil.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2015</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20151230&amp;DB=EPODOC&amp;CC=WO&amp;NR=2015200077A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20151230&amp;DB=EPODOC&amp;CC=WO&amp;NR=2015200077A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>CHENG, ANTONIO S</creatorcontrib><creatorcontrib>SHAH, SIDDHARTH</creatorcontrib><title>SYSTEM STANDBY EMULATION WITH FAST RESUME</title><description>Systems and methods may provide for assuming control over a processor in response to an operating system (OS) request to transition the processor into a sleeping state and transitioning the processor into an intermediate state that has a shorter wake latency than the sleeping state. Additionally, the processor may be maintained in the intermediate state until a wake event is detected. In one example, one or more power lowering operations may be reversed in response to the wake event. L'invention concerne des systèmes et des procédés permettant la prise de commande d'un processeur en réponse à une demande d'un système d'exploitation (OS) de faire passer le processeur dans un état de veille et faire passer le processeur à un état intermédiaire qui a une plus courte latence de réveil que l'état de veille. De plus, le processeur peut être maintenu à l'état intermédiaire jusqu'à ce qu'un événement de réveil soit détecté. Dans un exemple, une ou plusieurs opérations de diminution de puissance peuvent être inversées en réponse à l'événement de réveil.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2015</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZNAMjgwOcfVVCA5x9HNxilRw9Q31cQzx9PdTCPcM8VBwcwwOUQhyDQ71deVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhqZGBgYG5uaOhsbEqQIA2B8lcw</recordid><startdate>20151230</startdate><enddate>20151230</enddate><creator>CHENG, ANTONIO S</creator><creator>SHAH, SIDDHARTH</creator><scope>EVB</scope></search><sort><creationdate>20151230</creationdate><title>SYSTEM STANDBY EMULATION WITH FAST RESUME</title><author>CHENG, ANTONIO S ; SHAH, SIDDHARTH</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2015200077A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2015</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>CHENG, ANTONIO S</creatorcontrib><creatorcontrib>SHAH, SIDDHARTH</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>CHENG, ANTONIO S</au><au>SHAH, SIDDHARTH</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SYSTEM STANDBY EMULATION WITH FAST RESUME</title><date>2015-12-30</date><risdate>2015</risdate><abstract>Systems and methods may provide for assuming control over a processor in response to an operating system (OS) request to transition the processor into a sleeping state and transitioning the processor into an intermediate state that has a shorter wake latency than the sleeping state. Additionally, the processor may be maintained in the intermediate state until a wake event is detected. In one example, one or more power lowering operations may be reversed in response to the wake event. L'invention concerne des systèmes et des procédés permettant la prise de commande d'un processeur en réponse à une demande d'un système d'exploitation (OS) de faire passer le processeur dans un état de veille et faire passer le processeur à un état intermédiaire qui a une plus courte latence de réveil que l'état de veille. De plus, le processeur peut être maintenu à l'état intermédiaire jusqu'à ce qu'un événement de réveil soit détecté. Dans un exemple, une ou plusieurs opérations de diminution de puissance peuvent être inversées en réponse à l'événement de réveil.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2015200077A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title SYSTEM STANDBY EMULATION WITH FAST RESUME
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-25T21%3A28%3A55IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=CHENG,%20ANTONIO%20S&rft.date=2015-12-30&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2015200077A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true