SHARED MEMORY ARCHITECTURE FOR A NEURAL SIMULATOR

Aspects of the present disclosure provide methods and apparatus for allocating memory in an artificial nervous system simulator implemented in hardware. According to certain aspects, memory resource requirements for one or more components of an artificial nervous system being simulated may be determ...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: RANGAN, VENKAT, DANIELS, JOHN PAUL, LEVIN, JEFFREY ALEXANDER, WEGRZYN, JAN KRZYS
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator RANGAN, VENKAT
DANIELS, JOHN PAUL
LEVIN, JEFFREY ALEXANDER
WEGRZYN, JAN KRZYS
description Aspects of the present disclosure provide methods and apparatus for allocating memory in an artificial nervous system simulator implemented in hardware. According to certain aspects, memory resource requirements for one or more components of an artificial nervous system being simulated may be determined and portions of a shared memory pool (which may include on-chip and/or off-chip RAM) may be allocated to the components based on the determination. Des aspects de la présente invention concernent des procédés et un appareil pour allouer une mémoire dans un simulateur de système nerveux artificiel implémenté dans un matériel informatique. Selon certains aspects, les besoins en ressources mémoires pour un ou plusieurs composants d'un système nerveux artificiel qui est simulé peuvent être déterminés, et des portions d'une zone mémoire partagée (qui peut comprendre une RAM sur puce et/ou hors puce) peuvent être allouées aux composants en fonction du résultat de la détermination.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2015053889A3</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2015053889A3</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2015053889A33</originalsourceid><addsrcrecordid>eNrjZDAM9nAMcnVR8HX19Q-KVHAMcvbwDHF1DgkNclVw8w9ScFTwcw0NcvRRCPb0DfVxDPEP4mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgaGpgamxhYWlo7GxsSpAgD00Ceg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SHARED MEMORY ARCHITECTURE FOR A NEURAL SIMULATOR</title><source>esp@cenet</source><creator>RANGAN, VENKAT ; DANIELS, JOHN PAUL ; LEVIN, JEFFREY ALEXANDER ; WEGRZYN, JAN KRZYS</creator><creatorcontrib>RANGAN, VENKAT ; DANIELS, JOHN PAUL ; LEVIN, JEFFREY ALEXANDER ; WEGRZYN, JAN KRZYS</creatorcontrib><description>Aspects of the present disclosure provide methods and apparatus for allocating memory in an artificial nervous system simulator implemented in hardware. According to certain aspects, memory resource requirements for one or more components of an artificial nervous system being simulated may be determined and portions of a shared memory pool (which may include on-chip and/or off-chip RAM) may be allocated to the components based on the determination. Des aspects de la présente invention concernent des procédés et un appareil pour allouer une mémoire dans un simulateur de système nerveux artificiel implémenté dans un matériel informatique. Selon certains aspects, les besoins en ressources mémoires pour un ou plusieurs composants d'un système nerveux artificiel qui est simulé peuvent être déterminés, et des portions d'une zone mémoire partagée (qui peut comprendre une RAM sur puce et/ou hors puce) peuvent être allouées aux composants en fonction du résultat de la détermination.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS ; COMPUTING ; COUNTING ; PHYSICS</subject><creationdate>2015</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20150611&amp;DB=EPODOC&amp;CC=WO&amp;NR=2015053889A3$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20150611&amp;DB=EPODOC&amp;CC=WO&amp;NR=2015053889A3$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>RANGAN, VENKAT</creatorcontrib><creatorcontrib>DANIELS, JOHN PAUL</creatorcontrib><creatorcontrib>LEVIN, JEFFREY ALEXANDER</creatorcontrib><creatorcontrib>WEGRZYN, JAN KRZYS</creatorcontrib><title>SHARED MEMORY ARCHITECTURE FOR A NEURAL SIMULATOR</title><description>Aspects of the present disclosure provide methods and apparatus for allocating memory in an artificial nervous system simulator implemented in hardware. According to certain aspects, memory resource requirements for one or more components of an artificial nervous system being simulated may be determined and portions of a shared memory pool (which may include on-chip and/or off-chip RAM) may be allocated to the components based on the determination. Des aspects de la présente invention concernent des procédés et un appareil pour allouer une mémoire dans un simulateur de système nerveux artificiel implémenté dans un matériel informatique. Selon certains aspects, les besoins en ressources mémoires pour un ou plusieurs composants d'un système nerveux artificiel qui est simulé peuvent être déterminés, et des portions d'une zone mémoire partagée (qui peut comprendre une RAM sur puce et/ou hors puce) peuvent être allouées aux composants en fonction du résultat de la détermination.</description><subject>CALCULATING</subject><subject>COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2015</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDAM9nAMcnVR8HX19Q-KVHAMcvbwDHF1DgkNclVw8w9ScFTwcw0NcvRRCPb0DfVxDPEP4mFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgaGpgamxhYWlo7GxsSpAgD00Ceg</recordid><startdate>20150611</startdate><enddate>20150611</enddate><creator>RANGAN, VENKAT</creator><creator>DANIELS, JOHN PAUL</creator><creator>LEVIN, JEFFREY ALEXANDER</creator><creator>WEGRZYN, JAN KRZYS</creator><scope>EVB</scope></search><sort><creationdate>20150611</creationdate><title>SHARED MEMORY ARCHITECTURE FOR A NEURAL SIMULATOR</title><author>RANGAN, VENKAT ; DANIELS, JOHN PAUL ; LEVIN, JEFFREY ALEXANDER ; WEGRZYN, JAN KRZYS</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2015053889A33</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2015</creationdate><topic>CALCULATING</topic><topic>COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>RANGAN, VENKAT</creatorcontrib><creatorcontrib>DANIELS, JOHN PAUL</creatorcontrib><creatorcontrib>LEVIN, JEFFREY ALEXANDER</creatorcontrib><creatorcontrib>WEGRZYN, JAN KRZYS</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>RANGAN, VENKAT</au><au>DANIELS, JOHN PAUL</au><au>LEVIN, JEFFREY ALEXANDER</au><au>WEGRZYN, JAN KRZYS</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SHARED MEMORY ARCHITECTURE FOR A NEURAL SIMULATOR</title><date>2015-06-11</date><risdate>2015</risdate><abstract>Aspects of the present disclosure provide methods and apparatus for allocating memory in an artificial nervous system simulator implemented in hardware. According to certain aspects, memory resource requirements for one or more components of an artificial nervous system being simulated may be determined and portions of a shared memory pool (which may include on-chip and/or off-chip RAM) may be allocated to the components based on the determination. Des aspects de la présente invention concernent des procédés et un appareil pour allouer une mémoire dans un simulateur de système nerveux artificiel implémenté dans un matériel informatique. Selon certains aspects, les besoins en ressources mémoires pour un ou plusieurs composants d'un système nerveux artificiel qui est simulé peuvent être déterminés, et des portions d'une zone mémoire partagée (qui peut comprendre une RAM sur puce et/ou hors puce) peuvent être allouées aux composants en fonction du résultat de la détermination.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2015053889A3
source esp@cenet
subjects CALCULATING
COMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
COMPUTING
COUNTING
PHYSICS
title SHARED MEMORY ARCHITECTURE FOR A NEURAL SIMULATOR
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-01T21%3A29%3A11IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=RANGAN,%20VENKAT&rft.date=2015-06-11&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2015053889A3%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true