INTEGRATED CIRCUIT ARRANGEMENT FOR AN ULTRASOUND TRANSDUCER ARRAY
The present invention relates to an integrated circuit arrangement comprising: - a plurality of capacitive micromachined ultrasound transducer (CMUT) cells (40) arranged in a hexagonal array, wherein said hexagonal array comprises a plurality of alternating even and odd columns (56, 56') of CMU...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The present invention relates to an integrated circuit arrangement comprising: - a plurality of capacitive micromachined ultrasound transducer (CMUT) cells (40) arranged in a hexagonal array, wherein said hexagonal array comprises a plurality of alternating even and odd columns (56, 56') of CMUT cells (40) being parallel to a column direction (y), wherein the odd columns (56') are arranged offset to the even columns (56) by one-half of a dimension of a CMUT cell (40) in said column direction (y), - an application-specific integrated circuit (ASIC) (52) comprising a plurality of transmit-receive (TR) cells (54), wherein each CMUT cell (40) overlays a respective TR cell (54) in a one-to-one correspondence, wherein the ASIC (52) further comprises an offset regulator (60) for providing different beamforming delays to even and odd columns (56, 56') of the hexagonal array of CMUT cells (40) to account for the offset in the column direction (y).
L'invention concerne un agencement de circuit intégré comprenant : -une pluralité de cellules de transducteurs ultrasonores micro-usinés capacitifs (CMUT) (40) agencés en un réseau hexagonal, ledit réseau hexagonal comprenant une pluralité de colonnes paires et impaires alternées (56, 56') de cellules CMUT (40) parallèles à une direction de colonne (y), les colonnes impaires (56') étant agencées décalées des colonnes paires (56) d'une moitié d'une dimension d'une cellule CMUT (40) dans ladite direction de colonne (y), - un circuit intégré spécifique de l'application (ASIC) (52) comprenant une pluralité de cellules d'émission-réception (TR) (54), chaque cellule CMUT (40) recouvrant une cellule (TR) (54) respective dans une correspondance une à une, l'ASIC (52) comprenant en outre un régulateur de décalage (60) pour assurer des retards de formation de faisceaux différents à des colonnes paires et impaires (56, 56') du réseau hexagonal de cellules CMUT (40) pour tenir compte du décalage dans la direction de colonne (y). |
---|