MULTI-SITE PROBE

Various probe substrates for probing a semiconductor die and methods of use thereof are disclosed. In one aspect, a method of manufacturing is provided that includes forming a first matrix array of conductor pins and a second matrix array of conductor pins on a probe substrate. The second matrix arr...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GANGOSO, ANDREW, MARTINEZ, LIANE
Format: Patent
Sprache:eng ; fre
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator GANGOSO, ANDREW
MARTINEZ, LIANE
description Various probe substrates for probing a semiconductor die and methods of use thereof are disclosed. In one aspect, a method of manufacturing is provided that includes forming a first matrix array of conductor pins and a second matrix array of conductor pins on a probe substrate. The second matrix array of conductor pins is separated from the first matrix array of conductor pins by a first pitch along a first axis selected to substantially match a second pitch between a first semiconductor die and a second semiconductor die of a semiconductor workpiece. L'invention porte sur divers substrats de sonde pour sonder une puce de semi-conducteur et sur des procédés d'utilisation de ceux-ci. Selon un aspect, l'invention concerne un procédé de fabrication qui comprend la formation d'un premier réseau matriciel de broches conductrices et d'un second réseau matriciel de broches conductrices sur un substrat de sonde. Le second réseau matriciel de broches conductrices est séparé du premier réseau matriciel de broches conductrices par un premier pas le long d'un premier axe sélectionné pour correspondre sensiblement à un second pas entre une première puce de semi-conducteur et une seconde puce de semi-conducteur d'une pièce à travailler de semi-conducteur.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2009024851A2</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2009024851A2</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2009024851A23</originalsourceid><addsrcrecordid>eNrjZBDwDfUJ8dQN9gxxVQgI8ndy5WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgYGlgZGJhamho5GxsSpAgB5rB5s</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>MULTI-SITE PROBE</title><source>esp@cenet</source><creator>GANGOSO, ANDREW ; MARTINEZ, LIANE</creator><creatorcontrib>GANGOSO, ANDREW ; MARTINEZ, LIANE</creatorcontrib><description>Various probe substrates for probing a semiconductor die and methods of use thereof are disclosed. In one aspect, a method of manufacturing is provided that includes forming a first matrix array of conductor pins and a second matrix array of conductor pins on a probe substrate. The second matrix array of conductor pins is separated from the first matrix array of conductor pins by a first pitch along a first axis selected to substantially match a second pitch between a first semiconductor die and a second semiconductor die of a semiconductor workpiece. L'invention porte sur divers substrats de sonde pour sonder une puce de semi-conducteur et sur des procédés d'utilisation de ceux-ci. Selon un aspect, l'invention concerne un procédé de fabrication qui comprend la formation d'un premier réseau matriciel de broches conductrices et d'un second réseau matriciel de broches conductrices sur un substrat de sonde. Le second réseau matriciel de broches conductrices est séparé du premier réseau matriciel de broches conductrices par un premier pas le long d'un premier axe sélectionné pour correspondre sensiblement à un second pas entre une première puce de semi-conducteur et une seconde puce de semi-conducteur d'une pièce à travailler de semi-conducteur.</description><language>eng ; fre</language><creationdate>2009</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20090226&amp;DB=EPODOC&amp;CC=WO&amp;NR=2009024851A2$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76418</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20090226&amp;DB=EPODOC&amp;CC=WO&amp;NR=2009024851A2$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>GANGOSO, ANDREW</creatorcontrib><creatorcontrib>MARTINEZ, LIANE</creatorcontrib><title>MULTI-SITE PROBE</title><description>Various probe substrates for probing a semiconductor die and methods of use thereof are disclosed. In one aspect, a method of manufacturing is provided that includes forming a first matrix array of conductor pins and a second matrix array of conductor pins on a probe substrate. The second matrix array of conductor pins is separated from the first matrix array of conductor pins by a first pitch along a first axis selected to substantially match a second pitch between a first semiconductor die and a second semiconductor die of a semiconductor workpiece. L'invention porte sur divers substrats de sonde pour sonder une puce de semi-conducteur et sur des procédés d'utilisation de ceux-ci. Selon un aspect, l'invention concerne un procédé de fabrication qui comprend la formation d'un premier réseau matriciel de broches conductrices et d'un second réseau matriciel de broches conductrices sur un substrat de sonde. Le second réseau matriciel de broches conductrices est séparé du premier réseau matriciel de broches conductrices par un premier pas le long d'un premier axe sélectionné pour correspondre sensiblement à un second pas entre une première puce de semi-conducteur et une seconde puce de semi-conducteur d'une pièce à travailler de semi-conducteur.</description><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2009</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBDwDfUJ8dQN9gxxVQgI8ndy5WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgYGlgZGJhamho5GxsSpAgB5rB5s</recordid><startdate>20090226</startdate><enddate>20090226</enddate><creator>GANGOSO, ANDREW</creator><creator>MARTINEZ, LIANE</creator><scope>EVB</scope></search><sort><creationdate>20090226</creationdate><title>MULTI-SITE PROBE</title><author>GANGOSO, ANDREW ; MARTINEZ, LIANE</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2009024851A23</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2009</creationdate><toplevel>online_resources</toplevel><creatorcontrib>GANGOSO, ANDREW</creatorcontrib><creatorcontrib>MARTINEZ, LIANE</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>GANGOSO, ANDREW</au><au>MARTINEZ, LIANE</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>MULTI-SITE PROBE</title><date>2009-02-26</date><risdate>2009</risdate><abstract>Various probe substrates for probing a semiconductor die and methods of use thereof are disclosed. In one aspect, a method of manufacturing is provided that includes forming a first matrix array of conductor pins and a second matrix array of conductor pins on a probe substrate. The second matrix array of conductor pins is separated from the first matrix array of conductor pins by a first pitch along a first axis selected to substantially match a second pitch between a first semiconductor die and a second semiconductor die of a semiconductor workpiece. L'invention porte sur divers substrats de sonde pour sonder une puce de semi-conducteur et sur des procédés d'utilisation de ceux-ci. Selon un aspect, l'invention concerne un procédé de fabrication qui comprend la formation d'un premier réseau matriciel de broches conductrices et d'un second réseau matriciel de broches conductrices sur un substrat de sonde. Le second réseau matriciel de broches conductrices est séparé du premier réseau matriciel de broches conductrices par un premier pas le long d'un premier axe sélectionné pour correspondre sensiblement à un second pas entre une première puce de semi-conducteur et une seconde puce de semi-conducteur d'une pièce à travailler de semi-conducteur.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2009024851A2
source esp@cenet
title MULTI-SITE PROBE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-08T21%3A56%3A10IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=GANGOSO,%20ANDREW&rft.date=2009-02-26&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2009024851A2%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true