GATE LEAKAGE INSENSITIVE CURRENT MIRROR CIRCUIT

A gate leakage insensitive current mirror circuit (100) including an input stage (110), an output stage (120), and a pair of complementary source followers (130). The pair of complementary source followers is connected between the input stage and the output stage. In operation, the input stage recei...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SREENATH, SOMASUNDER, KATTEPURA, SETH, SUMANTRA
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator SREENATH, SOMASUNDER, KATTEPURA
SETH, SUMANTRA
description A gate leakage insensitive current mirror circuit (100) including an input stage (110), an output stage (120), and a pair of complementary source followers (130). The pair of complementary source followers is connected between the input stage and the output stage. In operation, the input stage receives an input current and the pair of complementary source followers receives a first current source and a second current source. The output stage then provides an output current. The complementary source followers form a negative feedback loop and establish a bias voltage for the input stage and the output stage as a function of the input current that is independent of gate leakage between the input stage and the output stage. L'invention concerne un circuit de miroir insensible aux fuites de grille (100) qui comporte un étage d'entrée (110), un étage de sortie (120), et une paire de sources suiveuses complémentaires (130). Cette paire est reliée à l'étage d'entrée et à l'étage de sortie. En exploitation, l'étage d'entrée reçoit un courant d'entrée et la paire de sources suiveuses complémentaires une première et une seconde source de courant. L'étage de sortie fournit ensuite un courant de sortie. Les sources suiveuses complémentaires forment une boucle de rétroaction négative et établissent une tension de polarisation pour les étages d'entrée et de sortie en fonction du courant d'entrée qui est indépendant de la fuite de grille entre les étages d'entrée et de sortie.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2007124362A2</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2007124362A2</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2007124362A23</originalsourceid><addsrcrecordid>eNrjZNB3dwxxVfBxdfR2dHdV8PQLdvUL9gzxDHNVcA4NCnL1C1Hw9QwK8g9ScPYMcg71DOFhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGBuaGRibGZkaORsbEqQIAqmQnCw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>GATE LEAKAGE INSENSITIVE CURRENT MIRROR CIRCUIT</title><source>esp@cenet</source><creator>SREENATH, SOMASUNDER, KATTEPURA ; SETH, SUMANTRA</creator><creatorcontrib>SREENATH, SOMASUNDER, KATTEPURA ; SETH, SUMANTRA</creatorcontrib><description>A gate leakage insensitive current mirror circuit (100) including an input stage (110), an output stage (120), and a pair of complementary source followers (130). The pair of complementary source followers is connected between the input stage and the output stage. In operation, the input stage receives an input current and the pair of complementary source followers receives a first current source and a second current source. The output stage then provides an output current. The complementary source followers form a negative feedback loop and establish a bias voltage for the input stage and the output stage as a function of the input current that is independent of gate leakage between the input stage and the output stage. L'invention concerne un circuit de miroir insensible aux fuites de grille (100) qui comporte un étage d'entrée (110), un étage de sortie (120), et une paire de sources suiveuses complémentaires (130). Cette paire est reliée à l'étage d'entrée et à l'étage de sortie. En exploitation, l'étage d'entrée reçoit un courant d'entrée et la paire de sources suiveuses complémentaires une première et une seconde source de courant. L'étage de sortie fournit ensuite un courant de sortie. Les sources suiveuses complémentaires forment une boucle de rétroaction négative et établissent une tension de polarisation pour les étages d'entrée et de sortie en fonction du courant d'entrée qui est indépendant de la fuite de grille entre les étages d'entrée et de sortie.</description><language>eng ; fre</language><subject>AMPLIFIERS ; BASIC ELECTRONIC CIRCUITRY ; ELECTRICITY</subject><creationdate>2007</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20071101&amp;DB=EPODOC&amp;CC=WO&amp;NR=2007124362A2$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20071101&amp;DB=EPODOC&amp;CC=WO&amp;NR=2007124362A2$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>SREENATH, SOMASUNDER, KATTEPURA</creatorcontrib><creatorcontrib>SETH, SUMANTRA</creatorcontrib><title>GATE LEAKAGE INSENSITIVE CURRENT MIRROR CIRCUIT</title><description>A gate leakage insensitive current mirror circuit (100) including an input stage (110), an output stage (120), and a pair of complementary source followers (130). The pair of complementary source followers is connected between the input stage and the output stage. In operation, the input stage receives an input current and the pair of complementary source followers receives a first current source and a second current source. The output stage then provides an output current. The complementary source followers form a negative feedback loop and establish a bias voltage for the input stage and the output stage as a function of the input current that is independent of gate leakage between the input stage and the output stage. L'invention concerne un circuit de miroir insensible aux fuites de grille (100) qui comporte un étage d'entrée (110), un étage de sortie (120), et une paire de sources suiveuses complémentaires (130). Cette paire est reliée à l'étage d'entrée et à l'étage de sortie. En exploitation, l'étage d'entrée reçoit un courant d'entrée et la paire de sources suiveuses complémentaires une première et une seconde source de courant. L'étage de sortie fournit ensuite un courant de sortie. Les sources suiveuses complémentaires forment une boucle de rétroaction négative et établissent une tension de polarisation pour les étages d'entrée et de sortie en fonction du courant d'entrée qui est indépendant de la fuite de grille entre les étages d'entrée et de sortie.</description><subject>AMPLIFIERS</subject><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2007</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZNB3dwxxVfBxdfR2dHdV8PQLdvUL9gzxDHNVcA4NCnL1C1Hw9QwK8g9ScPYMcg71DOFhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGBuaGRibGZkaORsbEqQIAqmQnCw</recordid><startdate>20071101</startdate><enddate>20071101</enddate><creator>SREENATH, SOMASUNDER, KATTEPURA</creator><creator>SETH, SUMANTRA</creator><scope>EVB</scope></search><sort><creationdate>20071101</creationdate><title>GATE LEAKAGE INSENSITIVE CURRENT MIRROR CIRCUIT</title><author>SREENATH, SOMASUNDER, KATTEPURA ; SETH, SUMANTRA</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2007124362A23</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2007</creationdate><topic>AMPLIFIERS</topic><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>SREENATH, SOMASUNDER, KATTEPURA</creatorcontrib><creatorcontrib>SETH, SUMANTRA</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>SREENATH, SOMASUNDER, KATTEPURA</au><au>SETH, SUMANTRA</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>GATE LEAKAGE INSENSITIVE CURRENT MIRROR CIRCUIT</title><date>2007-11-01</date><risdate>2007</risdate><abstract>A gate leakage insensitive current mirror circuit (100) including an input stage (110), an output stage (120), and a pair of complementary source followers (130). The pair of complementary source followers is connected between the input stage and the output stage. In operation, the input stage receives an input current and the pair of complementary source followers receives a first current source and a second current source. The output stage then provides an output current. The complementary source followers form a negative feedback loop and establish a bias voltage for the input stage and the output stage as a function of the input current that is independent of gate leakage between the input stage and the output stage. L'invention concerne un circuit de miroir insensible aux fuites de grille (100) qui comporte un étage d'entrée (110), un étage de sortie (120), et une paire de sources suiveuses complémentaires (130). Cette paire est reliée à l'étage d'entrée et à l'étage de sortie. En exploitation, l'étage d'entrée reçoit un courant d'entrée et la paire de sources suiveuses complémentaires une première et une seconde source de courant. L'étage de sortie fournit ensuite un courant de sortie. Les sources suiveuses complémentaires forment une boucle de rétroaction négative et établissent une tension de polarisation pour les étages d'entrée et de sortie en fonction du courant d'entrée qui est indépendant de la fuite de grille entre les étages d'entrée et de sortie.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2007124362A2
source esp@cenet
subjects AMPLIFIERS
BASIC ELECTRONIC CIRCUITRY
ELECTRICITY
title GATE LEAKAGE INSENSITIVE CURRENT MIRROR CIRCUIT
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-06T15%3A46%3A49IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=SREENATH,%20SOMASUNDER,%20KATTEPURA&rft.date=2007-11-01&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2007124362A2%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true