MONOLITHIC PAYLOAD INTERMEDIATE FREQUENCY SWITCH

A cross point switch architecture (10). The inventive architecture (10) includes a monolithic substrate (11) on which a plurality (N) of electrical inputs are provided. In addition, a plurality (M) of electrical outputs are provided on the substrate (11). A switch is disposed on the substrate (11) f...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LINDER, LLOYD, F, HIRATA, ERICK, M
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator LINDER, LLOYD, F
HIRATA, ERICK, M
description A cross point switch architecture (10). The inventive architecture (10) includes a monolithic substrate (11) on which a plurality (N) of electrical inputs are provided. In addition, a plurality (M) of electrical outputs are provided on the substrate (11). A switch is disposed on the substrate (11) for selectively interconnecting the inputs to the outputs and a control circuit (16) is disposed on the substrate (11) for controlling the switch. The switch comprises M, N to 1, multiplexers (14), each multiplexer (14) being adapted to receive each of the N electrical inputs. In the illustrative embodiment, each of the N inputs to each of the multiplexers is received through a respective one of N switchable amplifiers (18). The output of each amplifier (18) is provided to a respective one of N switchable isolation buffers (19). The outputs of the buffers (19) are summed and buffered to provide the output of each multiplexer (14). The control circuit (16) selects which input is to be passed through to the output of a given multiplexer (14). In the illustrative embodiment, the control circuit (16) includes a serial in, parallel out shift register and decode logic circuitry. L'invention concerne une architecture de commutateur à points de croisement (10). L'architecture (10) de cette invention comprend un substrat monolithique (11) pourvu d'une pluralité (N) d'entrées électriques. Par ailleurs, une pluralité (M) de sorties électriques sont ménagées sur ce substrat (11). Un commutateur disposé sur ledit substrat (11) permet de connecter les entrées avec les sorties, un circuit de commande (6) disposé sur ce substrat (11) servant à commander ce commutateur. Ledit commutateur comprend M, N à 1, multiplexeurs (14), chaque multiplexeur (14) étant conçu pour recevoir chacune des N entrées électriques. Dans un mode de réalisation exemplaire, chacune des N entrées affectées à chacun des multiplexeurs est reçue par un amplificateur respectif d'un groupe de N amplificateurs commutables (18). La sortie de chaque amplificateur (18) est affectée à un tampon respectif d'un groupe de N tampons d'isolation commutables (19). Les sorties de ces tampons(19) sont additionnées et tamponnées de façon à former la sortie de chaque multiplexeur (14). Le circuit de commande (16) sélectionne l'entrée qui doit passer à travers la sortie d'un multiplexeur donné (14). Dans ce mode de réalisation exemplaire, ledit circuit de commande (16) comprend un registre à décalage entrée série-sortie paral
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO0124546A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO0124546A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO0124546A13</originalsourceid><addsrcrecordid>eNrjZDDw9ffz9_EM8fB0VghwjPTxd3RR8PQLcQ3ydXXxdAxxVXALcg0MdfVzjlQIDvcMcfbgYWBNS8wpTuWF0twMCm6uQHHd1IL8-NTigsTk1LzUkvhwfwNDIxNTEzNHQ2MilAAACuAmTA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>MONOLITHIC PAYLOAD INTERMEDIATE FREQUENCY SWITCH</title><source>esp@cenet</source><creator>LINDER, LLOYD, F ; HIRATA, ERICK, M</creator><creatorcontrib>LINDER, LLOYD, F ; HIRATA, ERICK, M</creatorcontrib><description>A cross point switch architecture (10). The inventive architecture (10) includes a monolithic substrate (11) on which a plurality (N) of electrical inputs are provided. In addition, a plurality (M) of electrical outputs are provided on the substrate (11). A switch is disposed on the substrate (11) for selectively interconnecting the inputs to the outputs and a control circuit (16) is disposed on the substrate (11) for controlling the switch. The switch comprises M, N to 1, multiplexers (14), each multiplexer (14) being adapted to receive each of the N electrical inputs. In the illustrative embodiment, each of the N inputs to each of the multiplexers is received through a respective one of N switchable amplifiers (18). The output of each amplifier (18) is provided to a respective one of N switchable isolation buffers (19). The outputs of the buffers (19) are summed and buffered to provide the output of each multiplexer (14). The control circuit (16) selects which input is to be passed through to the output of a given multiplexer (14). In the illustrative embodiment, the control circuit (16) includes a serial in, parallel out shift register and decode logic circuitry. L'invention concerne une architecture de commutateur à points de croisement (10). L'architecture (10) de cette invention comprend un substrat monolithique (11) pourvu d'une pluralité (N) d'entrées électriques. Par ailleurs, une pluralité (M) de sorties électriques sont ménagées sur ce substrat (11). Un commutateur disposé sur ledit substrat (11) permet de connecter les entrées avec les sorties, un circuit de commande (6) disposé sur ce substrat (11) servant à commander ce commutateur. Ledit commutateur comprend M, N à 1, multiplexeurs (14), chaque multiplexeur (14) étant conçu pour recevoir chacune des N entrées électriques. Dans un mode de réalisation exemplaire, chacune des N entrées affectées à chacun des multiplexeurs est reçue par un amplificateur respectif d'un groupe de N amplificateurs commutables (18). La sortie de chaque amplificateur (18) est affectée à un tampon respectif d'un groupe de N tampons d'isolation commutables (19). Les sorties de ces tampons(19) sont additionnées et tamponnées de façon à former la sortie de chaque multiplexeur (14). Le circuit de commande (16) sélectionne l'entrée qui doit passer à travers la sortie d'un multiplexeur donné (14). Dans ce mode de réalisation exemplaire, ledit circuit de commande (16) comprend un registre à décalage entrée série-sortie parallèle et des circuits logiques de décodage.</description><edition>7</edition><language>eng ; fre</language><subject>ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; SELECTING ; TRANSMISSION</subject><creationdate>2001</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20010405&amp;DB=EPODOC&amp;CC=WO&amp;NR=0124546A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20010405&amp;DB=EPODOC&amp;CC=WO&amp;NR=0124546A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LINDER, LLOYD, F</creatorcontrib><creatorcontrib>HIRATA, ERICK, M</creatorcontrib><title>MONOLITHIC PAYLOAD INTERMEDIATE FREQUENCY SWITCH</title><description>A cross point switch architecture (10). The inventive architecture (10) includes a monolithic substrate (11) on which a plurality (N) of electrical inputs are provided. In addition, a plurality (M) of electrical outputs are provided on the substrate (11). A switch is disposed on the substrate (11) for selectively interconnecting the inputs to the outputs and a control circuit (16) is disposed on the substrate (11) for controlling the switch. The switch comprises M, N to 1, multiplexers (14), each multiplexer (14) being adapted to receive each of the N electrical inputs. In the illustrative embodiment, each of the N inputs to each of the multiplexers is received through a respective one of N switchable amplifiers (18). The output of each amplifier (18) is provided to a respective one of N switchable isolation buffers (19). The outputs of the buffers (19) are summed and buffered to provide the output of each multiplexer (14). The control circuit (16) selects which input is to be passed through to the output of a given multiplexer (14). In the illustrative embodiment, the control circuit (16) includes a serial in, parallel out shift register and decode logic circuitry. L'invention concerne une architecture de commutateur à points de croisement (10). L'architecture (10) de cette invention comprend un substrat monolithique (11) pourvu d'une pluralité (N) d'entrées électriques. Par ailleurs, une pluralité (M) de sorties électriques sont ménagées sur ce substrat (11). Un commutateur disposé sur ledit substrat (11) permet de connecter les entrées avec les sorties, un circuit de commande (6) disposé sur ce substrat (11) servant à commander ce commutateur. Ledit commutateur comprend M, N à 1, multiplexeurs (14), chaque multiplexeur (14) étant conçu pour recevoir chacune des N entrées électriques. Dans un mode de réalisation exemplaire, chacune des N entrées affectées à chacun des multiplexeurs est reçue par un amplificateur respectif d'un groupe de N amplificateurs commutables (18). La sortie de chaque amplificateur (18) est affectée à un tampon respectif d'un groupe de N tampons d'isolation commutables (19). Les sorties de ces tampons(19) sont additionnées et tamponnées de façon à former la sortie de chaque multiplexeur (14). Le circuit de commande (16) sélectionne l'entrée qui doit passer à travers la sortie d'un multiplexeur donné (14). Dans ce mode de réalisation exemplaire, ledit circuit de commande (16) comprend un registre à décalage entrée série-sortie parallèle et des circuits logiques de décodage.</description><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>SELECTING</subject><subject>TRANSMISSION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2001</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDDw9ffz9_EM8fB0VghwjPTxd3RR8PQLcQ3ydXXxdAxxVXALcg0MdfVzjlQIDvcMcfbgYWBNS8wpTuWF0twMCm6uQHHd1IL8-NTigsTk1LzUkvhwfwNDIxNTEzNHQ2MilAAACuAmTA</recordid><startdate>20010405</startdate><enddate>20010405</enddate><creator>LINDER, LLOYD, F</creator><creator>HIRATA, ERICK, M</creator><scope>EVB</scope></search><sort><creationdate>20010405</creationdate><title>MONOLITHIC PAYLOAD INTERMEDIATE FREQUENCY SWITCH</title><author>LINDER, LLOYD, F ; HIRATA, ERICK, M</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO0124546A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2001</creationdate><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>SELECTING</topic><topic>TRANSMISSION</topic><toplevel>online_resources</toplevel><creatorcontrib>LINDER, LLOYD, F</creatorcontrib><creatorcontrib>HIRATA, ERICK, M</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LINDER, LLOYD, F</au><au>HIRATA, ERICK, M</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>MONOLITHIC PAYLOAD INTERMEDIATE FREQUENCY SWITCH</title><date>2001-04-05</date><risdate>2001</risdate><abstract>A cross point switch architecture (10). The inventive architecture (10) includes a monolithic substrate (11) on which a plurality (N) of electrical inputs are provided. In addition, a plurality (M) of electrical outputs are provided on the substrate (11). A switch is disposed on the substrate (11) for selectively interconnecting the inputs to the outputs and a control circuit (16) is disposed on the substrate (11) for controlling the switch. The switch comprises M, N to 1, multiplexers (14), each multiplexer (14) being adapted to receive each of the N electrical inputs. In the illustrative embodiment, each of the N inputs to each of the multiplexers is received through a respective one of N switchable amplifiers (18). The output of each amplifier (18) is provided to a respective one of N switchable isolation buffers (19). The outputs of the buffers (19) are summed and buffered to provide the output of each multiplexer (14). The control circuit (16) selects which input is to be passed through to the output of a given multiplexer (14). In the illustrative embodiment, the control circuit (16) includes a serial in, parallel out shift register and decode logic circuitry. L'invention concerne une architecture de commutateur à points de croisement (10). L'architecture (10) de cette invention comprend un substrat monolithique (11) pourvu d'une pluralité (N) d'entrées électriques. Par ailleurs, une pluralité (M) de sorties électriques sont ménagées sur ce substrat (11). Un commutateur disposé sur ledit substrat (11) permet de connecter les entrées avec les sorties, un circuit de commande (6) disposé sur ce substrat (11) servant à commander ce commutateur. Ledit commutateur comprend M, N à 1, multiplexeurs (14), chaque multiplexeur (14) étant conçu pour recevoir chacune des N entrées électriques. Dans un mode de réalisation exemplaire, chacune des N entrées affectées à chacun des multiplexeurs est reçue par un amplificateur respectif d'un groupe de N amplificateurs commutables (18). La sortie de chaque amplificateur (18) est affectée à un tampon respectif d'un groupe de N tampons d'isolation commutables (19). Les sorties de ces tampons(19) sont additionnées et tamponnées de façon à former la sortie de chaque multiplexeur (14). Le circuit de commande (16) sélectionne l'entrée qui doit passer à travers la sortie d'un multiplexeur donné (14). Dans ce mode de réalisation exemplaire, ledit circuit de commande (16) comprend un registre à décalage entrée série-sortie parallèle et des circuits logiques de décodage.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO0124546A1
source esp@cenet
subjects ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
SELECTING
TRANSMISSION
title MONOLITHIC PAYLOAD INTERMEDIATE FREQUENCY SWITCH
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-20T07%3A11%3A32IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LINDER,%20LLOYD,%20F&rft.date=2001-04-05&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO0124546A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true