DIGITAL-TO-ANALOG CONVERTER USING FIRST ORDER SIGMA-DELTA MODULATION

The present invention provides a pulse density modulation circuit for digital-to-analog conversion in telecommunication devices. The pulse density modulation circuit includes digital summing circuitry having two m-bit inputs, a m-bit output and a one-bit carry output. The m-bit output provides an n-...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: ARPAIA, DOMENICO, HOLDEN, ALAN
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator ARPAIA, DOMENICO
HOLDEN, ALAN
description The present invention provides a pulse density modulation circuit for digital-to-analog conversion in telecommunication devices. The pulse density modulation circuit includes digital summing circuitry having two m-bit inputs, a m-bit output and a one-bit carry output. The m-bit output provides an n-bit data value to the input of a like number of shift registers. The output of the shift registers are fed back to the first input. The carry output provides a substantially equally spaced pulse stream to filtering circuitry effectively converting the pulse stream into a low ripple, DC value. The number of pulses for any given period appearing at the digital output corresponds to the n-bit input value provided at the second input of the summing circuitry. In other words, the value provided at the second input controls a number of substantially, equally spaced pulses appearing in a given period at the second output. Circuit de modulation d'impulsions en durée pour la conversion numérique-analogique dans des dispositifs de télécommunications. Ledit circuit comporte un circuit de sommation numérique ayant deux entrée à m bits, une sortie à m bits et une sortie de report à un bit. La sortie à m bits fournit une valeur de données à n bits à l'entrée d'un nombre identique de registres de décalages. Les sorties des registres de décalages sont renvoyées à la première entrée. La sortie de report fournit un flux d'impulsions à espacement pratiquement égal à un circuit de filtrage qui convertit de manière efficace le flux d'impulsions en une valeur de courant continu à faibles ondulations. Le nombre d'impulsions pour n'importe quelle période donnée apparaissant au niveau de la sortie numérique correspond à la valeur d'entrée à n bits fournie à la seconde entrée du circuit de sommation. En d'autres termes, la valeur fournie à la seconde entrée commande un nombre d'impulsions à espacement pratiquement égal apparaissant sur une période donnée au niveau de la seconde sortie.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO0001075A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO0001075A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO0001075A13</originalsourceid><addsrcrecordid>eNrjZHBx8XT3DHH00Q3x13X0c_Txd1dw9vcLcw0KcQ1SCA329HNXcPMMCg5R8A9yAYoEe7r7Ouq6uPqEOCr4-ruE-jiGePr78TCwpiXmFKfyQmluBgU31xBnD93Ugvz41OKCxOTUvNSS-HB_AwMDQwNzU0dDYyKUAAAROSuC</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>DIGITAL-TO-ANALOG CONVERTER USING FIRST ORDER SIGMA-DELTA MODULATION</title><source>esp@cenet</source><creator>ARPAIA, DOMENICO ; HOLDEN, ALAN</creator><creatorcontrib>ARPAIA, DOMENICO ; HOLDEN, ALAN</creatorcontrib><description>The present invention provides a pulse density modulation circuit for digital-to-analog conversion in telecommunication devices. The pulse density modulation circuit includes digital summing circuitry having two m-bit inputs, a m-bit output and a one-bit carry output. The m-bit output provides an n-bit data value to the input of a like number of shift registers. The output of the shift registers are fed back to the first input. The carry output provides a substantially equally spaced pulse stream to filtering circuitry effectively converting the pulse stream into a low ripple, DC value. The number of pulses for any given period appearing at the digital output corresponds to the n-bit input value provided at the second input of the summing circuitry. In other words, the value provided at the second input controls a number of substantially, equally spaced pulses appearing in a given period at the second output. Circuit de modulation d'impulsions en durée pour la conversion numérique-analogique dans des dispositifs de télécommunications. Ledit circuit comporte un circuit de sommation numérique ayant deux entrée à m bits, une sortie à m bits et une sortie de report à un bit. La sortie à m bits fournit une valeur de données à n bits à l'entrée d'un nombre identique de registres de décalages. Les sorties des registres de décalages sont renvoyées à la première entrée. La sortie de report fournit un flux d'impulsions à espacement pratiquement égal à un circuit de filtrage qui convertit de manière efficace le flux d'impulsions en une valeur de courant continu à faibles ondulations. Le nombre d'impulsions pour n'importe quelle période donnée apparaissant au niveau de la sortie numérique correspond à la valeur d'entrée à n bits fournie à la seconde entrée du circuit de sommation. En d'autres termes, la valeur fournie à la seconde entrée commande un nombre d'impulsions à espacement pratiquement égal apparaissant sur une période donnée au niveau de la seconde sortie.</description><edition>7</edition><language>eng ; fre</language><subject>BASIC ELECTRONIC CIRCUITRY ; CODE CONVERSION IN GENERAL ; CODING ; DECODING ; ELECTRICITY</subject><creationdate>2000</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20000106&amp;DB=EPODOC&amp;CC=WO&amp;NR=0001075A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20000106&amp;DB=EPODOC&amp;CC=WO&amp;NR=0001075A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>ARPAIA, DOMENICO</creatorcontrib><creatorcontrib>HOLDEN, ALAN</creatorcontrib><title>DIGITAL-TO-ANALOG CONVERTER USING FIRST ORDER SIGMA-DELTA MODULATION</title><description>The present invention provides a pulse density modulation circuit for digital-to-analog conversion in telecommunication devices. The pulse density modulation circuit includes digital summing circuitry having two m-bit inputs, a m-bit output and a one-bit carry output. The m-bit output provides an n-bit data value to the input of a like number of shift registers. The output of the shift registers are fed back to the first input. The carry output provides a substantially equally spaced pulse stream to filtering circuitry effectively converting the pulse stream into a low ripple, DC value. The number of pulses for any given period appearing at the digital output corresponds to the n-bit input value provided at the second input of the summing circuitry. In other words, the value provided at the second input controls a number of substantially, equally spaced pulses appearing in a given period at the second output. Circuit de modulation d'impulsions en durée pour la conversion numérique-analogique dans des dispositifs de télécommunications. Ledit circuit comporte un circuit de sommation numérique ayant deux entrée à m bits, une sortie à m bits et une sortie de report à un bit. La sortie à m bits fournit une valeur de données à n bits à l'entrée d'un nombre identique de registres de décalages. Les sorties des registres de décalages sont renvoyées à la première entrée. La sortie de report fournit un flux d'impulsions à espacement pratiquement égal à un circuit de filtrage qui convertit de manière efficace le flux d'impulsions en une valeur de courant continu à faibles ondulations. Le nombre d'impulsions pour n'importe quelle période donnée apparaissant au niveau de la sortie numérique correspond à la valeur d'entrée à n bits fournie à la seconde entrée du circuit de sommation. En d'autres termes, la valeur fournie à la seconde entrée commande un nombre d'impulsions à espacement pratiquement égal apparaissant sur une période donnée au niveau de la seconde sortie.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CODE CONVERSION IN GENERAL</subject><subject>CODING</subject><subject>DECODING</subject><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2000</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZHBx8XT3DHH00Q3x13X0c_Txd1dw9vcLcw0KcQ1SCA329HNXcPMMCg5R8A9yAYoEe7r7Ouq6uPqEOCr4-ruE-jiGePr78TCwpiXmFKfyQmluBgU31xBnD93Ugvz41OKCxOTUvNSS-HB_AwMDQwNzU0dDYyKUAAAROSuC</recordid><startdate>20000106</startdate><enddate>20000106</enddate><creator>ARPAIA, DOMENICO</creator><creator>HOLDEN, ALAN</creator><scope>EVB</scope></search><sort><creationdate>20000106</creationdate><title>DIGITAL-TO-ANALOG CONVERTER USING FIRST ORDER SIGMA-DELTA MODULATION</title><author>ARPAIA, DOMENICO ; HOLDEN, ALAN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO0001075A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2000</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CODE CONVERSION IN GENERAL</topic><topic>CODING</topic><topic>DECODING</topic><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>ARPAIA, DOMENICO</creatorcontrib><creatorcontrib>HOLDEN, ALAN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>ARPAIA, DOMENICO</au><au>HOLDEN, ALAN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>DIGITAL-TO-ANALOG CONVERTER USING FIRST ORDER SIGMA-DELTA MODULATION</title><date>2000-01-06</date><risdate>2000</risdate><abstract>The present invention provides a pulse density modulation circuit for digital-to-analog conversion in telecommunication devices. The pulse density modulation circuit includes digital summing circuitry having two m-bit inputs, a m-bit output and a one-bit carry output. The m-bit output provides an n-bit data value to the input of a like number of shift registers. The output of the shift registers are fed back to the first input. The carry output provides a substantially equally spaced pulse stream to filtering circuitry effectively converting the pulse stream into a low ripple, DC value. The number of pulses for any given period appearing at the digital output corresponds to the n-bit input value provided at the second input of the summing circuitry. In other words, the value provided at the second input controls a number of substantially, equally spaced pulses appearing in a given period at the second output. Circuit de modulation d'impulsions en durée pour la conversion numérique-analogique dans des dispositifs de télécommunications. Ledit circuit comporte un circuit de sommation numérique ayant deux entrée à m bits, une sortie à m bits et une sortie de report à un bit. La sortie à m bits fournit une valeur de données à n bits à l'entrée d'un nombre identique de registres de décalages. Les sorties des registres de décalages sont renvoyées à la première entrée. La sortie de report fournit un flux d'impulsions à espacement pratiquement égal à un circuit de filtrage qui convertit de manière efficace le flux d'impulsions en une valeur de courant continu à faibles ondulations. Le nombre d'impulsions pour n'importe quelle période donnée apparaissant au niveau de la sortie numérique correspond à la valeur d'entrée à n bits fournie à la seconde entrée du circuit de sommation. En d'autres termes, la valeur fournie à la seconde entrée commande un nombre d'impulsions à espacement pratiquement égal apparaissant sur une période donnée au niveau de la seconde sortie.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO0001075A1
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
CODE CONVERSION IN GENERAL
CODING
DECODING
ELECTRICITY
title DIGITAL-TO-ANALOG CONVERTER USING FIRST ORDER SIGMA-DELTA MODULATION
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-04T01%3A55%3A22IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=ARPAIA,%20DOMENICO&rft.date=2000-01-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO0001075A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true