ALGORITHMIC CONVERTER

The proposed algorithmic converter contains six inputs, an output, a multiplexer, three AND logic elements, and three OR logic elements. The first input of the converter is connected to the first input of the first AND logic element, the second input of the converter is connected to the first addres...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Koshovyi Mykola Dmytrovych, Derhachov Volodymyr Andriiovych, Svitlychnyi Oleksandr Volodymyrovych
Format: Patent
Sprache:eng ; rus ; ukr
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator Koshovyi Mykola Dmytrovych
Derhachov Volodymyr Andriiovych
Svitlychnyi Oleksandr Volodymyrovych
description The proposed algorithmic converter contains six inputs, an output, a multiplexer, three AND logic elements, and three OR logic elements. The first input of the converter is connected to the first input of the first AND logic element, the second input of the converter is connected to the first address input of the multiplexer, the output of the first AND logic element is connected to the second information input of the multiplexer, and the output of the first OR logic element is connected to the fourth information input of the multiplexer. Предлагаемый алгоритмический преобразователь содержит шесть входов, один выход, мультиплексор, три логических элемента И и три логических элемента ИЛИ. Первый вход преобразователя соединен с первым входом первого логического элемента И, второй вход преобразователя соединен с первым адресным входом мультиплексора, выход первого логического элемента И соединен со вторым информационным входом мультиплексора, выход первого логического элемента ИЛИ соединен с четвертым информационным входом мультиплексора. Алгоритмічний перетворювач містить шість входів, вихід пристрою, мультиплексор, два елементи І, елемент АБО, третій елемент І, другий і третій елементи АБО, причому перший вхід пристрою з'єднаний з першим входом першого елемента І, другий вхід пристрою з'єднаний з першим адресним входом мультиплексора, вихід першого елемента І з'єднаний з другим інформаційним входом мультиплексора, вихід першого елемента АБО з'єднаний з четвертим інформаційним входом мультиплексора.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_UA56894A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>UA56894A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_UA56894A3</originalsourceid><addsrcrecordid>eNrjZBB19HH3D_IM8fD1dFZw9vcLcw0KcQ3iYWBNS8wpTuWF0twMsm6uIc4euqkF-fGpxQWJyal5qSXxoY6mZhaWJo7GhOQBwl8diQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>ALGORITHMIC CONVERTER</title><source>esp@cenet</source><creator>Koshovyi Mykola Dmytrovych ; Derhachov Volodymyr Andriiovych ; Svitlychnyi Oleksandr Volodymyrovych</creator><creatorcontrib>Koshovyi Mykola Dmytrovych ; Derhachov Volodymyr Andriiovych ; Svitlychnyi Oleksandr Volodymyrovych</creatorcontrib><description>The proposed algorithmic converter contains six inputs, an output, a multiplexer, three AND logic elements, and three OR logic elements. The first input of the converter is connected to the first input of the first AND logic element, the second input of the converter is connected to the first address input of the multiplexer, the output of the first AND logic element is connected to the second information input of the multiplexer, and the output of the first OR logic element is connected to the fourth information input of the multiplexer. Предлагаемый алгоритмический преобразователь содержит шесть входов, один выход, мультиплексор, три логических элемента И и три логических элемента ИЛИ. Первый вход преобразователя соединен с первым входом первого логического элемента И, второй вход преобразователя соединен с первым адресным входом мультиплексора, выход первого логического элемента И соединен со вторым информационным входом мультиплексора, выход первого логического элемента ИЛИ соединен с четвертым информационным входом мультиплексора. Алгоритмічний перетворювач містить шість входів, вихід пристрою, мультиплексор, два елементи І, елемент АБО, третій елемент І, другий і третій елементи АБО, причому перший вхід пристрою з'єднаний з першим входом першого елемента І, другий вхід пристрою з'єднаний з першим адресним входом мультиплексора, вихід першого елемента І з'єднаний з другим інформаційним входом мультиплексора, вихід першого елемента АБО з'єднаний з четвертим інформаційним входом мультиплексора.</description><language>eng ; rus ; ukr</language><creationdate>2003</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20030515&amp;DB=EPODOC&amp;CC=UA&amp;NR=56894A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,778,883,25547,76298</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20030515&amp;DB=EPODOC&amp;CC=UA&amp;NR=56894A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Koshovyi Mykola Dmytrovych</creatorcontrib><creatorcontrib>Derhachov Volodymyr Andriiovych</creatorcontrib><creatorcontrib>Svitlychnyi Oleksandr Volodymyrovych</creatorcontrib><title>ALGORITHMIC CONVERTER</title><description>The proposed algorithmic converter contains six inputs, an output, a multiplexer, three AND logic elements, and three OR logic elements. The first input of the converter is connected to the first input of the first AND logic element, the second input of the converter is connected to the first address input of the multiplexer, the output of the first AND logic element is connected to the second information input of the multiplexer, and the output of the first OR logic element is connected to the fourth information input of the multiplexer. Предлагаемый алгоритмический преобразователь содержит шесть входов, один выход, мультиплексор, три логических элемента И и три логических элемента ИЛИ. Первый вход преобразователя соединен с первым входом первого логического элемента И, второй вход преобразователя соединен с первым адресным входом мультиплексора, выход первого логического элемента И соединен со вторым информационным входом мультиплексора, выход первого логического элемента ИЛИ соединен с четвертым информационным входом мультиплексора. Алгоритмічний перетворювач містить шість входів, вихід пристрою, мультиплексор, два елементи І, елемент АБО, третій елемент І, другий і третій елементи АБО, причому перший вхід пристрою з'єднаний з першим входом першого елемента І, другий вхід пристрою з'єднаний з першим адресним входом мультиплексора, вихід першого елемента І з'єднаний з другим інформаційним входом мультиплексора, вихід першого елемента АБО з'єднаний з четвертим інформаційним входом мультиплексора.</description><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2003</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBB19HH3D_IM8fD1dFZw9vcLcw0KcQ3iYWBNS8wpTuWF0twMsm6uIc4euqkF-fGpxQWJyal5qSXxoY6mZhaWJo7GhOQBwl8diQ</recordid><startdate>20030515</startdate><enddate>20030515</enddate><creator>Koshovyi Mykola Dmytrovych</creator><creator>Derhachov Volodymyr Andriiovych</creator><creator>Svitlychnyi Oleksandr Volodymyrovych</creator><scope>EVB</scope></search><sort><creationdate>20030515</creationdate><title>ALGORITHMIC CONVERTER</title><author>Koshovyi Mykola Dmytrovych ; Derhachov Volodymyr Andriiovych ; Svitlychnyi Oleksandr Volodymyrovych</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_UA56894A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; rus ; ukr</language><creationdate>2003</creationdate><toplevel>online_resources</toplevel><creatorcontrib>Koshovyi Mykola Dmytrovych</creatorcontrib><creatorcontrib>Derhachov Volodymyr Andriiovych</creatorcontrib><creatorcontrib>Svitlychnyi Oleksandr Volodymyrovych</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Koshovyi Mykola Dmytrovych</au><au>Derhachov Volodymyr Andriiovych</au><au>Svitlychnyi Oleksandr Volodymyrovych</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>ALGORITHMIC CONVERTER</title><date>2003-05-15</date><risdate>2003</risdate><abstract>The proposed algorithmic converter contains six inputs, an output, a multiplexer, three AND logic elements, and three OR logic elements. The first input of the converter is connected to the first input of the first AND logic element, the second input of the converter is connected to the first address input of the multiplexer, the output of the first AND logic element is connected to the second information input of the multiplexer, and the output of the first OR logic element is connected to the fourth information input of the multiplexer. Предлагаемый алгоритмический преобразователь содержит шесть входов, один выход, мультиплексор, три логических элемента И и три логических элемента ИЛИ. Первый вход преобразователя соединен с первым входом первого логического элемента И, второй вход преобразователя соединен с первым адресным входом мультиплексора, выход первого логического элемента И соединен со вторым информационным входом мультиплексора, выход первого логического элемента ИЛИ соединен с четвертым информационным входом мультиплексора. Алгоритмічний перетворювач містить шість входів, вихід пристрою, мультиплексор, два елементи І, елемент АБО, третій елемент І, другий і третій елементи АБО, причому перший вхід пристрою з'єднаний з першим входом першого елемента І, другий вхід пристрою з'єднаний з першим адресним входом мультиплексора, вихід першого елемента І з'єднаний з другим інформаційним входом мультиплексора, вихід першого елемента АБО з'єднаний з четвертим інформаційним входом мультиплексора.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; rus ; ukr
recordid cdi_epo_espacenet_UA56894A
source esp@cenet
title ALGORITHMIC CONVERTER
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-16T13%3A18%3A57IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Koshovyi%20Mykola%20Dmytrovych&rft.date=2003-05-15&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EUA56894A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true