DEVICE FOR DETERMINATION OF EQUIVALENCE OF BINARY MATRIXES
Device for determination of equivalence of binary matrices includes group of information inputs, counter, first memory block, trigger, first and second elements NOT, output of flag of presence of solution, control input, element AND, first comparison circuit. The device includes as well matrix trans...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; rus ; ukr |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | SIROKLYN VITALII PAVLOVYCH DIDYK NATALIA OLEKSIIVNA KOSHOVYI MYKOLA DMYTROVYCH PAVLYK HANNA VOLODYMYRIVNA |
description | Device for determination of equivalence of binary matrices includes group of information inputs, counter, first memory block, trigger, first and second elements NOT, output of flag of presence of solution, control input, element AND, first comparison circuit. The device includes as well matrix transformer, second comparison circuit, second and third memory blocks.
Устройство для определения эквивалентности бинарных матриц содержит группу информационных входов, счетчик, первый блок памяти, триггер, первый и второй элементы НЕ, выход признака отсутствия решения, выход признака наличия решения, управляющий вход, элемент И, первую схему сравнения. Устройство также содержит преобразователь матриц, вторую схему сравнения, второй и третий блоки памяти.
Пристрій для визначення еквівалентності бінарних матриць містить групу інформаційних входів, лічильник, перший блок пам'яті, тригер, перший і другий елементи НІ, вихід ознаки відсутності рішення, вихід ознаки наявності рішення, керуючий вхід, елемент І, першу схему порівняння. Пристрій також містить перетворювач матриць, другу схему порівняння, другий та третій блоки пам'яті. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_UA33713UU</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>UA33713UU</sourcerecordid><originalsourceid>FETCH-epo_espacenet_UA33713UU3</originalsourceid><addsrcrecordid>eNrjZLBycQ3zdHZVcPMPUnBxDXEN8vX0cwzx9PdT8HdTcA0M9Qxz9HH1AyoAcp2AUkGRCr6OIUGeEa7BPAysaYk5xam8UJqbQc7NNcTZQze1ID8-tbggMTk1L7UkPtTR2Njc0Dg01JigAgDK7Cgx</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>DEVICE FOR DETERMINATION OF EQUIVALENCE OF BINARY MATRIXES</title><source>esp@cenet</source><creator>SIROKLYN VITALII PAVLOVYCH ; DIDYK NATALIA OLEKSIIVNA ; KOSHOVYI MYKOLA DMYTROVYCH ; PAVLYK HANNA VOLODYMYRIVNA</creator><creatorcontrib>SIROKLYN VITALII PAVLOVYCH ; DIDYK NATALIA OLEKSIIVNA ; KOSHOVYI MYKOLA DMYTROVYCH ; PAVLYK HANNA VOLODYMYRIVNA</creatorcontrib><description>Device for determination of equivalence of binary matrices includes group of information inputs, counter, first memory block, trigger, first and second elements NOT, output of flag of presence of solution, control input, element AND, first comparison circuit. The device includes as well matrix transformer, second comparison circuit, second and third memory blocks.
Устройство для определения эквивалентности бинарных матриц содержит группу информационных входов, счетчик, первый блок памяти, триггер, первый и второй элементы НЕ, выход признака отсутствия решения, выход признака наличия решения, управляющий вход, элемент И, первую схему сравнения. Устройство также содержит преобразователь матриц, вторую схему сравнения, второй и третий блоки памяти.
Пристрій для визначення еквівалентності бінарних матриць містить групу інформаційних входів, лічильник, перший блок пам'яті, тригер, перший і другий елементи НІ, вихід ознаки відсутності рішення, вихід ознаки наявності рішення, керуючий вхід, елемент І, першу схему порівняння. Пристрій також містить перетворювач матриць, другу схему порівняння, другий та третій блоки пам'яті.</description><language>eng ; rus ; ukr</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2008</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20080710&DB=EPODOC&CC=UA&NR=33713U$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20080710&DB=EPODOC&CC=UA&NR=33713U$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>SIROKLYN VITALII PAVLOVYCH</creatorcontrib><creatorcontrib>DIDYK NATALIA OLEKSIIVNA</creatorcontrib><creatorcontrib>KOSHOVYI MYKOLA DMYTROVYCH</creatorcontrib><creatorcontrib>PAVLYK HANNA VOLODYMYRIVNA</creatorcontrib><title>DEVICE FOR DETERMINATION OF EQUIVALENCE OF BINARY MATRIXES</title><description>Device for determination of equivalence of binary matrices includes group of information inputs, counter, first memory block, trigger, first and second elements NOT, output of flag of presence of solution, control input, element AND, first comparison circuit. The device includes as well matrix transformer, second comparison circuit, second and third memory blocks.
Устройство для определения эквивалентности бинарных матриц содержит группу информационных входов, счетчик, первый блок памяти, триггер, первый и второй элементы НЕ, выход признака отсутствия решения, выход признака наличия решения, управляющий вход, элемент И, первую схему сравнения. Устройство также содержит преобразователь матриц, вторую схему сравнения, второй и третий блоки памяти.
Пристрій для визначення еквівалентності бінарних матриць містить групу інформаційних входів, лічильник, перший блок пам'яті, тригер, перший і другий елементи НІ, вихід ознаки відсутності рішення, вихід ознаки наявності рішення, керуючий вхід, елемент І, першу схему порівняння. Пристрій також містить перетворювач матриць, другу схему порівняння, другий та третій блоки пам'яті.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2008</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLBycQ3zdHZVcPMPUnBxDXEN8vX0cwzx9PdT8HdTcA0M9Qxz9HH1AyoAcp2AUkGRCr6OIUGeEa7BPAysaYk5xam8UJqbQc7NNcTZQze1ID8-tbggMTk1L7UkPtTR2Njc0Dg01JigAgDK7Cgx</recordid><startdate>20080710</startdate><enddate>20080710</enddate><creator>SIROKLYN VITALII PAVLOVYCH</creator><creator>DIDYK NATALIA OLEKSIIVNA</creator><creator>KOSHOVYI MYKOLA DMYTROVYCH</creator><creator>PAVLYK HANNA VOLODYMYRIVNA</creator><scope>EVB</scope></search><sort><creationdate>20080710</creationdate><title>DEVICE FOR DETERMINATION OF EQUIVALENCE OF BINARY MATRIXES</title><author>SIROKLYN VITALII PAVLOVYCH ; DIDYK NATALIA OLEKSIIVNA ; KOSHOVYI MYKOLA DMYTROVYCH ; PAVLYK HANNA VOLODYMYRIVNA</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_UA33713UU3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; rus ; ukr</language><creationdate>2008</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>SIROKLYN VITALII PAVLOVYCH</creatorcontrib><creatorcontrib>DIDYK NATALIA OLEKSIIVNA</creatorcontrib><creatorcontrib>KOSHOVYI MYKOLA DMYTROVYCH</creatorcontrib><creatorcontrib>PAVLYK HANNA VOLODYMYRIVNA</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>SIROKLYN VITALII PAVLOVYCH</au><au>DIDYK NATALIA OLEKSIIVNA</au><au>KOSHOVYI MYKOLA DMYTROVYCH</au><au>PAVLYK HANNA VOLODYMYRIVNA</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>DEVICE FOR DETERMINATION OF EQUIVALENCE OF BINARY MATRIXES</title><date>2008-07-10</date><risdate>2008</risdate><abstract>Device for determination of equivalence of binary matrices includes group of information inputs, counter, first memory block, trigger, first and second elements NOT, output of flag of presence of solution, control input, element AND, first comparison circuit. The device includes as well matrix transformer, second comparison circuit, second and third memory blocks.
Устройство для определения эквивалентности бинарных матриц содержит группу информационных входов, счетчик, первый блок памяти, триггер, первый и второй элементы НЕ, выход признака отсутствия решения, выход признака наличия решения, управляющий вход, элемент И, первую схему сравнения. Устройство также содержит преобразователь матриц, вторую схему сравнения, второй и третий блоки памяти.
Пристрій для визначення еквівалентності бінарних матриць містить групу інформаційних входів, лічильник, перший блок пам'яті, тригер, перший і другий елементи НІ, вихід ознаки відсутності рішення, вихід ознаки наявності рішення, керуючий вхід, елемент І, першу схему порівняння. Пристрій також містить перетворювач матриць, другу схему порівняння, другий та третій блоки пам'яті.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; rus ; ukr |
recordid | cdi_epo_espacenet_UA33713UU |
source | esp@cenet |
subjects | CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING PHYSICS |
title | DEVICE FOR DETERMINATION OF EQUIVALENCE OF BINARY MATRIXES |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-04T14%3A15%3A18IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=SIROKLYN%20VITALII%20PAVLOVYCH&rft.date=2008-07-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EUA33713UU%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |