LDO LDO CLOCK CONTROL CIRCUIT FOR CONTROLLING CLOCK OF DIGITAL LDO REGULATOR AND DIGITAL LDO REQULATOR
디지털 LDO 레귤레이터의 클럭을 제어하는 클럭 제어 회로는 디지털 LDO 레귤레이터의 출력 전압 및 기준 전압을 입력으로 하는 보조 비교기 및 보조 비교기의 출력 전압에 의해 ON 또는 OFF되는 보조 PMOS를 포함하고, 클럭 제어 회로는 디지털 LDO 레귤레이터의 부하의 과도 상태에 있어서, 클럭 주파수를 가변시킬 수 있다....
Gespeichert in:
Hauptverfasser: | , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | JOONGHO CHOI JIWON SON SANGSOON PARK JINWOO OH JAEHYEONG LEE SEUNGYEON LEE MYUNSIK KIM |
description | 디지털 LDO 레귤레이터의 클럭을 제어하는 클럭 제어 회로는 디지털 LDO 레귤레이터의 출력 전압 및 기준 전압을 입력으로 하는 보조 비교기 및 보조 비교기의 출력 전압에 의해 ON 또는 OFF되는 보조 PMOS를 포함하고, 클럭 제어 회로는 디지털 LDO 레귤레이터의 부하의 과도 상태에 있어서, 클럭 주파수를 가변시킬 수 있다. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240036236A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240036236A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240036236A3</originalsourceid><addsrcrecordid>eNrjZEjzcfFXAGFnH39nbwVnf7-QIH8fBWfPIOdQzxAFN_8gmJiPp587VJW_m4KLp7tniKMPWGuQq3uoj2MIUKmjnwuaTCBEhoeBNS0xpziVF0pzMyi7uYY4e-imFuTHpxYXJCan5qWWxHsHGRkYmRgYGJsZGZs5GhOnCgBVDTWT</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>LDO LDO CLOCK CONTROL CIRCUIT FOR CONTROLLING CLOCK OF DIGITAL LDO REGULATOR AND DIGITAL LDO REQULATOR</title><source>esp@cenet</source><creator>JOONGHO CHOI ; JIWON SON ; SANGSOON PARK ; JINWOO OH ; JAEHYEONG LEE ; SEUNGYEON LEE ; MYUNSIK KIM</creator><creatorcontrib>JOONGHO CHOI ; JIWON SON ; SANGSOON PARK ; JINWOO OH ; JAEHYEONG LEE ; SEUNGYEON LEE ; MYUNSIK KIM</creatorcontrib><description>디지털 LDO 레귤레이터의 클럭을 제어하는 클럭 제어 회로는 디지털 LDO 레귤레이터의 출력 전압 및 기준 전압을 입력으로 하는 보조 비교기 및 보조 비교기의 출력 전압에 의해 ON 또는 OFF되는 보조 PMOS를 포함하고, 클럭 제어 회로는 디지털 LDO 레귤레이터의 부하의 과도 상태에 있어서, 클럭 주파수를 가변시킬 수 있다.</description><language>eng ; kor</language><subject>BASIC ELECTRONIC CIRCUITRY ; CONTROLLING ; ELECTRICITY ; PHYSICS ; PULSE TECHNIQUE ; REGULATING ; SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240320&DB=EPODOC&CC=KR&NR=20240036236A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,309,782,887,25573,76557</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240320&DB=EPODOC&CC=KR&NR=20240036236A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>JOONGHO CHOI</creatorcontrib><creatorcontrib>JIWON SON</creatorcontrib><creatorcontrib>SANGSOON PARK</creatorcontrib><creatorcontrib>JINWOO OH</creatorcontrib><creatorcontrib>JAEHYEONG LEE</creatorcontrib><creatorcontrib>SEUNGYEON LEE</creatorcontrib><creatorcontrib>MYUNSIK KIM</creatorcontrib><title>LDO LDO CLOCK CONTROL CIRCUIT FOR CONTROLLING CLOCK OF DIGITAL LDO REGULATOR AND DIGITAL LDO REQULATOR</title><description>디지털 LDO 레귤레이터의 클럭을 제어하는 클럭 제어 회로는 디지털 LDO 레귤레이터의 출력 전압 및 기준 전압을 입력으로 하는 보조 비교기 및 보조 비교기의 출력 전압에 의해 ON 또는 OFF되는 보조 PMOS를 포함하고, 클럭 제어 회로는 디지털 LDO 레귤레이터의 부하의 과도 상태에 있어서, 클럭 주파수를 가변시킬 수 있다.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CONTROLLING</subject><subject>ELECTRICITY</subject><subject>PHYSICS</subject><subject>PULSE TECHNIQUE</subject><subject>REGULATING</subject><subject>SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZEjzcfFXAGFnH39nbwVnf7-QIH8fBWfPIOdQzxAFN_8gmJiPp587VJW_m4KLp7tniKMPWGuQq3uoj2MIUKmjnwuaTCBEhoeBNS0xpziVF0pzMyi7uYY4e-imFuTHpxYXJCan5qWWxHsHGRkYmRgYGJsZGZs5GhOnCgBVDTWT</recordid><startdate>20240320</startdate><enddate>20240320</enddate><creator>JOONGHO CHOI</creator><creator>JIWON SON</creator><creator>SANGSOON PARK</creator><creator>JINWOO OH</creator><creator>JAEHYEONG LEE</creator><creator>SEUNGYEON LEE</creator><creator>MYUNSIK KIM</creator><scope>EVB</scope></search><sort><creationdate>20240320</creationdate><title>LDO LDO CLOCK CONTROL CIRCUIT FOR CONTROLLING CLOCK OF DIGITAL LDO REGULATOR AND DIGITAL LDO REQULATOR</title><author>JOONGHO CHOI ; JIWON SON ; SANGSOON PARK ; JINWOO OH ; JAEHYEONG LEE ; SEUNGYEON LEE ; MYUNSIK KIM</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240036236A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CONTROLLING</topic><topic>ELECTRICITY</topic><topic>PHYSICS</topic><topic>PULSE TECHNIQUE</topic><topic>REGULATING</topic><topic>SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES</topic><toplevel>online_resources</toplevel><creatorcontrib>JOONGHO CHOI</creatorcontrib><creatorcontrib>JIWON SON</creatorcontrib><creatorcontrib>SANGSOON PARK</creatorcontrib><creatorcontrib>JINWOO OH</creatorcontrib><creatorcontrib>JAEHYEONG LEE</creatorcontrib><creatorcontrib>SEUNGYEON LEE</creatorcontrib><creatorcontrib>MYUNSIK KIM</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>JOONGHO CHOI</au><au>JIWON SON</au><au>SANGSOON PARK</au><au>JINWOO OH</au><au>JAEHYEONG LEE</au><au>SEUNGYEON LEE</au><au>MYUNSIK KIM</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>LDO LDO CLOCK CONTROL CIRCUIT FOR CONTROLLING CLOCK OF DIGITAL LDO REGULATOR AND DIGITAL LDO REQULATOR</title><date>2024-03-20</date><risdate>2024</risdate><abstract>디지털 LDO 레귤레이터의 클럭을 제어하는 클럭 제어 회로는 디지털 LDO 레귤레이터의 출력 전압 및 기준 전압을 입력으로 하는 보조 비교기 및 보조 비교기의 출력 전압에 의해 ON 또는 OFF되는 보조 PMOS를 포함하고, 클럭 제어 회로는 디지털 LDO 레귤레이터의 부하의 과도 상태에 있어서, 클럭 주파수를 가변시킬 수 있다.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; kor |
recordid | cdi_epo_espacenet_KR20240036236A |
source | esp@cenet |
subjects | BASIC ELECTRONIC CIRCUITRY CONTROLLING ELECTRICITY PHYSICS PULSE TECHNIQUE REGULATING SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES |
title | LDO LDO CLOCK CONTROL CIRCUIT FOR CONTROLLING CLOCK OF DIGITAL LDO REGULATOR AND DIGITAL LDO REQULATOR |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-11-30T06%3A54%3A28IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=JOONGHO%20CHOI&rft.date=2024-03-20&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240036236A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |