RFIC RFIC Assembled Antenna

Disclosed is an RFIC-integrated antenna, which comprises: a first layer substrate including a first metal pattern, a first slot formed in the first metal pattern, and a second slot connected to the first slot, and having an RFIC chip coupled to a second slot area; and a second layer substrate couple...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KIM, BYOUNG NAM, PARK CHUL KEUN, YOO HONG IL, PARK CHAN WOO
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator KIM, BYOUNG NAM
PARK CHUL KEUN
YOO HONG IL
PARK CHAN WOO
description Disclosed is an RFIC-integrated antenna, which comprises: a first layer substrate including a first metal pattern, a first slot formed in the first metal pattern, and a second slot connected to the first slot, and having an RFIC chip coupled to a second slot area; and a second layer substrate coupled to a lower portion of the first layer substrate, and including a dipole radiator coupled to the second metal pattern. A feeding pattern connected to the RFIC chip to provide the dipole radiator with a feeding signal is formed inside the first or second slot. A shield can for shielding the RFIC chip is coupled to the second slot area of the first layer substrate, a third metal pattern is formed on the first layer substrate to be spaced apart from the first metal pattern, and a plurality of first via holes are formed in the third metal pattern. According to the antenna of the present invention, a structure that the RFIC chip is integrated with the antenna is provided, thereby reducing a size of a terminal, saving manufacturing costs, and effectively blocking an electromagnetic interference effect due to RFIC chip integration. RFIC 일체형 안테나가 개시된다. 개시된 안테나는 제1 금속 패턴, 상기 제1 금속 패턴에 형성되는 제1 슬롯, 상기 제1 슬롯과 연결되어 형성되는 제2 슬롯을 포함하며 상기 제2 슬롯 영역에 RFIC 칩이 결합되는 제1 레이어 기판; 상기 제1 레이어 기판 하부에 결합되며, 제2 금속 패턴 상기 제2 금속 패턴과 결합되는 다이폴 방사체를 포함하는 제2 레이어 기판을 포함하되, 상기 제1 슬롯 또는 제2 슬롯의 내부에는 상기 RFIC 칩과 연결되어 상기 다이폴 방사체에 급전 신호를 제공하는 급전 패턴이 형성되고, 상기 제1 레이어 기판의 상기 제2 슬롯 영역에는 상기 RFIC 칩을 차폐하는 쉴드 캔이 결합되고, 상기 제1 레이어 기판에는 상기 제1 금속 패턴과 이격되어 제3 금속 패턴이 형성되고, 상기 제3 금속 패턴에는 다수의 제1 비아홀이 형성된다. 개시된 안테나에 의하면, RFIC 칩이 안테나와 일체화되는 구조를 가지기에 단말기의 사이즈를 감소시키고 제조 비용을 절감할 수 있으며, RFIC 칩 일체화로 인한 전자파 방해 현상을 효과적으로 차단할 수 있다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20230115667A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20230115667A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20230115667A3</originalsourceid><addsrcrecordid>eNrjZJAOcvN0VgATjsXFqblJOakpCo55Jal5eYk8DKxpiTnFqbxQmptB2c01xNlDN7UgPz61uCAxOTUvtSTeO8jIwMjYwNDQ1MzM3NGYOFUAZJci3Q</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>RFIC RFIC Assembled Antenna</title><source>esp@cenet</source><creator>KIM, BYOUNG NAM ; PARK CHUL KEUN ; YOO HONG IL ; PARK CHAN WOO</creator><creatorcontrib>KIM, BYOUNG NAM ; PARK CHUL KEUN ; YOO HONG IL ; PARK CHAN WOO</creatorcontrib><description>Disclosed is an RFIC-integrated antenna, which comprises: a first layer substrate including a first metal pattern, a first slot formed in the first metal pattern, and a second slot connected to the first slot, and having an RFIC chip coupled to a second slot area; and a second layer substrate coupled to a lower portion of the first layer substrate, and including a dipole radiator coupled to the second metal pattern. A feeding pattern connected to the RFIC chip to provide the dipole radiator with a feeding signal is formed inside the first or second slot. A shield can for shielding the RFIC chip is coupled to the second slot area of the first layer substrate, a third metal pattern is formed on the first layer substrate to be spaced apart from the first metal pattern, and a plurality of first via holes are formed in the third metal pattern. According to the antenna of the present invention, a structure that the RFIC chip is integrated with the antenna is provided, thereby reducing a size of a terminal, saving manufacturing costs, and effectively blocking an electromagnetic interference effect due to RFIC chip integration. RFIC 일체형 안테나가 개시된다. 개시된 안테나는 제1 금속 패턴, 상기 제1 금속 패턴에 형성되는 제1 슬롯, 상기 제1 슬롯과 연결되어 형성되는 제2 슬롯을 포함하며 상기 제2 슬롯 영역에 RFIC 칩이 결합되는 제1 레이어 기판; 상기 제1 레이어 기판 하부에 결합되며, 제2 금속 패턴 상기 제2 금속 패턴과 결합되는 다이폴 방사체를 포함하는 제2 레이어 기판을 포함하되, 상기 제1 슬롯 또는 제2 슬롯의 내부에는 상기 RFIC 칩과 연결되어 상기 다이폴 방사체에 급전 신호를 제공하는 급전 패턴이 형성되고, 상기 제1 레이어 기판의 상기 제2 슬롯 영역에는 상기 RFIC 칩을 차폐하는 쉴드 캔이 결합되고, 상기 제1 레이어 기판에는 상기 제1 금속 패턴과 이격되어 제3 금속 패턴이 형성되고, 상기 제3 금속 패턴에는 다수의 제1 비아홀이 형성된다. 개시된 안테나에 의하면, RFIC 칩이 안테나와 일체화되는 구조를 가지기에 단말기의 사이즈를 감소시키고 제조 비용을 절감할 수 있으며, RFIC 칩 일체화로 인한 전자파 방해 현상을 효과적으로 차단할 수 있다.</description><language>eng ; kor</language><subject>ANTENNAS, i.e. RADIO AERIALS ; BASIC ELECTRIC ELEMENTS ; ELECTRICITY</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230803&amp;DB=EPODOC&amp;CC=KR&amp;NR=20230115667A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230803&amp;DB=EPODOC&amp;CC=KR&amp;NR=20230115667A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KIM, BYOUNG NAM</creatorcontrib><creatorcontrib>PARK CHUL KEUN</creatorcontrib><creatorcontrib>YOO HONG IL</creatorcontrib><creatorcontrib>PARK CHAN WOO</creatorcontrib><title>RFIC RFIC Assembled Antenna</title><description>Disclosed is an RFIC-integrated antenna, which comprises: a first layer substrate including a first metal pattern, a first slot formed in the first metal pattern, and a second slot connected to the first slot, and having an RFIC chip coupled to a second slot area; and a second layer substrate coupled to a lower portion of the first layer substrate, and including a dipole radiator coupled to the second metal pattern. A feeding pattern connected to the RFIC chip to provide the dipole radiator with a feeding signal is formed inside the first or second slot. A shield can for shielding the RFIC chip is coupled to the second slot area of the first layer substrate, a third metal pattern is formed on the first layer substrate to be spaced apart from the first metal pattern, and a plurality of first via holes are formed in the third metal pattern. According to the antenna of the present invention, a structure that the RFIC chip is integrated with the antenna is provided, thereby reducing a size of a terminal, saving manufacturing costs, and effectively blocking an electromagnetic interference effect due to RFIC chip integration. RFIC 일체형 안테나가 개시된다. 개시된 안테나는 제1 금속 패턴, 상기 제1 금속 패턴에 형성되는 제1 슬롯, 상기 제1 슬롯과 연결되어 형성되는 제2 슬롯을 포함하며 상기 제2 슬롯 영역에 RFIC 칩이 결합되는 제1 레이어 기판; 상기 제1 레이어 기판 하부에 결합되며, 제2 금속 패턴 상기 제2 금속 패턴과 결합되는 다이폴 방사체를 포함하는 제2 레이어 기판을 포함하되, 상기 제1 슬롯 또는 제2 슬롯의 내부에는 상기 RFIC 칩과 연결되어 상기 다이폴 방사체에 급전 신호를 제공하는 급전 패턴이 형성되고, 상기 제1 레이어 기판의 상기 제2 슬롯 영역에는 상기 RFIC 칩을 차폐하는 쉴드 캔이 결합되고, 상기 제1 레이어 기판에는 상기 제1 금속 패턴과 이격되어 제3 금속 패턴이 형성되고, 상기 제3 금속 패턴에는 다수의 제1 비아홀이 형성된다. 개시된 안테나에 의하면, RFIC 칩이 안테나와 일체화되는 구조를 가지기에 단말기의 사이즈를 감소시키고 제조 비용을 절감할 수 있으며, RFIC 칩 일체화로 인한 전자파 방해 현상을 효과적으로 차단할 수 있다.</description><subject>ANTENNAS, i.e. RADIO AERIALS</subject><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJAOcvN0VgATjsXFqblJOakpCo55Jal5eYk8DKxpiTnFqbxQmptB2c01xNlDN7UgPz61uCAxOTUvtSTeO8jIwMjYwNDQ1MzM3NGYOFUAZJci3Q</recordid><startdate>20230803</startdate><enddate>20230803</enddate><creator>KIM, BYOUNG NAM</creator><creator>PARK CHUL KEUN</creator><creator>YOO HONG IL</creator><creator>PARK CHAN WOO</creator><scope>EVB</scope></search><sort><creationdate>20230803</creationdate><title>RFIC RFIC Assembled Antenna</title><author>KIM, BYOUNG NAM ; PARK CHUL KEUN ; YOO HONG IL ; PARK CHAN WOO</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20230115667A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2023</creationdate><topic>ANTENNAS, i.e. RADIO AERIALS</topic><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>KIM, BYOUNG NAM</creatorcontrib><creatorcontrib>PARK CHUL KEUN</creatorcontrib><creatorcontrib>YOO HONG IL</creatorcontrib><creatorcontrib>PARK CHAN WOO</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KIM, BYOUNG NAM</au><au>PARK CHUL KEUN</au><au>YOO HONG IL</au><au>PARK CHAN WOO</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>RFIC RFIC Assembled Antenna</title><date>2023-08-03</date><risdate>2023</risdate><abstract>Disclosed is an RFIC-integrated antenna, which comprises: a first layer substrate including a first metal pattern, a first slot formed in the first metal pattern, and a second slot connected to the first slot, and having an RFIC chip coupled to a second slot area; and a second layer substrate coupled to a lower portion of the first layer substrate, and including a dipole radiator coupled to the second metal pattern. A feeding pattern connected to the RFIC chip to provide the dipole radiator with a feeding signal is formed inside the first or second slot. A shield can for shielding the RFIC chip is coupled to the second slot area of the first layer substrate, a third metal pattern is formed on the first layer substrate to be spaced apart from the first metal pattern, and a plurality of first via holes are formed in the third metal pattern. According to the antenna of the present invention, a structure that the RFIC chip is integrated with the antenna is provided, thereby reducing a size of a terminal, saving manufacturing costs, and effectively blocking an electromagnetic interference effect due to RFIC chip integration. RFIC 일체형 안테나가 개시된다. 개시된 안테나는 제1 금속 패턴, 상기 제1 금속 패턴에 형성되는 제1 슬롯, 상기 제1 슬롯과 연결되어 형성되는 제2 슬롯을 포함하며 상기 제2 슬롯 영역에 RFIC 칩이 결합되는 제1 레이어 기판; 상기 제1 레이어 기판 하부에 결합되며, 제2 금속 패턴 상기 제2 금속 패턴과 결합되는 다이폴 방사체를 포함하는 제2 레이어 기판을 포함하되, 상기 제1 슬롯 또는 제2 슬롯의 내부에는 상기 RFIC 칩과 연결되어 상기 다이폴 방사체에 급전 신호를 제공하는 급전 패턴이 형성되고, 상기 제1 레이어 기판의 상기 제2 슬롯 영역에는 상기 RFIC 칩을 차폐하는 쉴드 캔이 결합되고, 상기 제1 레이어 기판에는 상기 제1 금속 패턴과 이격되어 제3 금속 패턴이 형성되고, 상기 제3 금속 패턴에는 다수의 제1 비아홀이 형성된다. 개시된 안테나에 의하면, RFIC 칩이 안테나와 일체화되는 구조를 가지기에 단말기의 사이즈를 감소시키고 제조 비용을 절감할 수 있으며, RFIC 칩 일체화로 인한 전자파 방해 현상을 효과적으로 차단할 수 있다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20230115667A
source esp@cenet
subjects ANTENNAS, i.e. RADIO AERIALS
BASIC ELECTRIC ELEMENTS
ELECTRICITY
title RFIC RFIC Assembled Antenna
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-05T14%3A50%3A11IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KIM,%20BYOUNG%20NAM&rft.date=2023-08-03&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20230115667A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true