Panel for Digital X-ray Detector
The present invention relates to a panel for a digital X-ray detector, which prevents electrostatic discharge (ESD) protection circuits from being exposed to X-rays, thereby improving X-ray detection performance and image quality. The panel for a digital X-ray detector according to an embodiment of...
Gespeichert in:
Hauptverfasser: | , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | KANG MOON SOO JANG DONG HYEON YOON JAE HO PARK SHI HYUNG KIM SO YOUNG HAN JONG HEON |
description | The present invention relates to a panel for a digital X-ray detector, which prevents electrostatic discharge (ESD) protection circuits from being exposed to X-rays, thereby improving X-ray detection performance and image quality. The panel for a digital X-ray detector according to an embodiment of the present invention comprises: a base substrate having an active area and an inactive area; a plurality of data lines and gate lines arranged on the base substrate to cross each other and define a plurality of cell areas in the active area; optical detection pixels located in each cell area, detecting light from a scintillator and outputting the detected light as an electrical signal; a plurality of ESD protection circuits positioned on the base substrate in the inactive area to protect the optical detection pixels from electrostatic charges entering from outside; and a light-blocking layer integrally formed to cover a plurality of elements which form each electrostatic protection circuit, thereby preventing each electrostatic protection circuit from being exposed to light from the scintillator.
본 발명은 정전기(ESD) 보호 회로가 엑스레이에 노출되는 것을 방지하여 엑스레이 검출 성능 및 화질을 향상시키는 디지털 엑스레이 검출기용 패널에 관한 것으로, 본 발명의 일 실시예에 따른 디지털 엑스레이 검출기용 패널은, 활성 영역과 비활성 영역을 구비하는 베이스 기판과, 상기 베이스 기판 상에 서로 교차하도록 배치되어 활성 영역에 복수의 셀 영역을 정의하는 복수의 데이터 라인과 복수의 게이트 라인과, 각 셀 영역에 배치되어 신틸레이터의 빛을 검출하여 전기적인 신호로 출력하는 광 감지 화소들과, 상기 광 감지 화소들을 외부로부터 유입되는 정전기부터 보호하기 위하여 상기 비활성 영역의 상기 베이스 기판상에 배치되는 복수의 정전기 보호 회로와, 각 정전기 보호 회로가 상기 신틸레이터의 빛으로부터 노출되는 것을 차단하기 위해, 상기 각 정전기 보호 회로를 구성하는 복수의 소자들을 커버하도록 일체로 구성된 광 차단층을 구비한다. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20230099425A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20230099425A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20230099425A3</originalsourceid><addsrcrecordid>eNrjZFAISMxLzVFIyy9ScMlMzyxJzFGI0C1KrFRwSS1JTS7JL-JhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRsYGBpaWJkamjsbEqQIAlfklaw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Panel for Digital X-ray Detector</title><source>esp@cenet</source><creator>KANG MOON SOO ; JANG DONG HYEON ; YOON JAE HO ; PARK SHI HYUNG ; KIM SO YOUNG ; HAN JONG HEON</creator><creatorcontrib>KANG MOON SOO ; JANG DONG HYEON ; YOON JAE HO ; PARK SHI HYUNG ; KIM SO YOUNG ; HAN JONG HEON</creatorcontrib><description>The present invention relates to a panel for a digital X-ray detector, which prevents electrostatic discharge (ESD) protection circuits from being exposed to X-rays, thereby improving X-ray detection performance and image quality. The panel for a digital X-ray detector according to an embodiment of the present invention comprises: a base substrate having an active area and an inactive area; a plurality of data lines and gate lines arranged on the base substrate to cross each other and define a plurality of cell areas in the active area; optical detection pixels located in each cell area, detecting light from a scintillator and outputting the detected light as an electrical signal; a plurality of ESD protection circuits positioned on the base substrate in the inactive area to protect the optical detection pixels from electrostatic charges entering from outside; and a light-blocking layer integrally formed to cover a plurality of elements which form each electrostatic protection circuit, thereby preventing each electrostatic protection circuit from being exposed to light from the scintillator.
본 발명은 정전기(ESD) 보호 회로가 엑스레이에 노출되는 것을 방지하여 엑스레이 검출 성능 및 화질을 향상시키는 디지털 엑스레이 검출기용 패널에 관한 것으로, 본 발명의 일 실시예에 따른 디지털 엑스레이 검출기용 패널은, 활성 영역과 비활성 영역을 구비하는 베이스 기판과, 상기 베이스 기판 상에 서로 교차하도록 배치되어 활성 영역에 복수의 셀 영역을 정의하는 복수의 데이터 라인과 복수의 게이트 라인과, 각 셀 영역에 배치되어 신틸레이터의 빛을 검출하여 전기적인 신호로 출력하는 광 감지 화소들과, 상기 광 감지 화소들을 외부로부터 유입되는 정전기부터 보호하기 위하여 상기 비활성 영역의 상기 베이스 기판상에 배치되는 복수의 정전기 보호 회로와, 각 정전기 보호 회로가 상기 신틸레이터의 빛으로부터 노출되는 것을 차단하기 위해, 상기 각 정전기 보호 회로를 구성하는 복수의 소자들을 커버하도록 일체로 구성된 광 차단층을 구비한다.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230704&DB=EPODOC&CC=KR&NR=20230099425A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,309,781,886,25568,76551</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230704&DB=EPODOC&CC=KR&NR=20230099425A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KANG MOON SOO</creatorcontrib><creatorcontrib>JANG DONG HYEON</creatorcontrib><creatorcontrib>YOON JAE HO</creatorcontrib><creatorcontrib>PARK SHI HYUNG</creatorcontrib><creatorcontrib>KIM SO YOUNG</creatorcontrib><creatorcontrib>HAN JONG HEON</creatorcontrib><title>Panel for Digital X-ray Detector</title><description>The present invention relates to a panel for a digital X-ray detector, which prevents electrostatic discharge (ESD) protection circuits from being exposed to X-rays, thereby improving X-ray detection performance and image quality. The panel for a digital X-ray detector according to an embodiment of the present invention comprises: a base substrate having an active area and an inactive area; a plurality of data lines and gate lines arranged on the base substrate to cross each other and define a plurality of cell areas in the active area; optical detection pixels located in each cell area, detecting light from a scintillator and outputting the detected light as an electrical signal; a plurality of ESD protection circuits positioned on the base substrate in the inactive area to protect the optical detection pixels from electrostatic charges entering from outside; and a light-blocking layer integrally formed to cover a plurality of elements which form each electrostatic protection circuit, thereby preventing each electrostatic protection circuit from being exposed to light from the scintillator.
본 발명은 정전기(ESD) 보호 회로가 엑스레이에 노출되는 것을 방지하여 엑스레이 검출 성능 및 화질을 향상시키는 디지털 엑스레이 검출기용 패널에 관한 것으로, 본 발명의 일 실시예에 따른 디지털 엑스레이 검출기용 패널은, 활성 영역과 비활성 영역을 구비하는 베이스 기판과, 상기 베이스 기판 상에 서로 교차하도록 배치되어 활성 영역에 복수의 셀 영역을 정의하는 복수의 데이터 라인과 복수의 게이트 라인과, 각 셀 영역에 배치되어 신틸레이터의 빛을 검출하여 전기적인 신호로 출력하는 광 감지 화소들과, 상기 광 감지 화소들을 외부로부터 유입되는 정전기부터 보호하기 위하여 상기 비활성 영역의 상기 베이스 기판상에 배치되는 복수의 정전기 보호 회로와, 각 정전기 보호 회로가 상기 신틸레이터의 빛으로부터 노출되는 것을 차단하기 위해, 상기 각 정전기 보호 회로를 구성하는 복수의 소자들을 커버하도록 일체로 구성된 광 차단층을 구비한다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFAISMxLzVFIyy9ScMlMzyxJzFGI0C1KrFRwSS1JTS7JL-JhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRsYGBpaWJkamjsbEqQIAlfklaw</recordid><startdate>20230704</startdate><enddate>20230704</enddate><creator>KANG MOON SOO</creator><creator>JANG DONG HYEON</creator><creator>YOON JAE HO</creator><creator>PARK SHI HYUNG</creator><creator>KIM SO YOUNG</creator><creator>HAN JONG HEON</creator><scope>EVB</scope></search><sort><creationdate>20230704</creationdate><title>Panel for Digital X-ray Detector</title><author>KANG MOON SOO ; JANG DONG HYEON ; YOON JAE HO ; PARK SHI HYUNG ; KIM SO YOUNG ; HAN JONG HEON</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20230099425A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2023</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>KANG MOON SOO</creatorcontrib><creatorcontrib>JANG DONG HYEON</creatorcontrib><creatorcontrib>YOON JAE HO</creatorcontrib><creatorcontrib>PARK SHI HYUNG</creatorcontrib><creatorcontrib>KIM SO YOUNG</creatorcontrib><creatorcontrib>HAN JONG HEON</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KANG MOON SOO</au><au>JANG DONG HYEON</au><au>YOON JAE HO</au><au>PARK SHI HYUNG</au><au>KIM SO YOUNG</au><au>HAN JONG HEON</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Panel for Digital X-ray Detector</title><date>2023-07-04</date><risdate>2023</risdate><abstract>The present invention relates to a panel for a digital X-ray detector, which prevents electrostatic discharge (ESD) protection circuits from being exposed to X-rays, thereby improving X-ray detection performance and image quality. The panel for a digital X-ray detector according to an embodiment of the present invention comprises: a base substrate having an active area and an inactive area; a plurality of data lines and gate lines arranged on the base substrate to cross each other and define a plurality of cell areas in the active area; optical detection pixels located in each cell area, detecting light from a scintillator and outputting the detected light as an electrical signal; a plurality of ESD protection circuits positioned on the base substrate in the inactive area to protect the optical detection pixels from electrostatic charges entering from outside; and a light-blocking layer integrally formed to cover a plurality of elements which form each electrostatic protection circuit, thereby preventing each electrostatic protection circuit from being exposed to light from the scintillator.
본 발명은 정전기(ESD) 보호 회로가 엑스레이에 노출되는 것을 방지하여 엑스레이 검출 성능 및 화질을 향상시키는 디지털 엑스레이 검출기용 패널에 관한 것으로, 본 발명의 일 실시예에 따른 디지털 엑스레이 검출기용 패널은, 활성 영역과 비활성 영역을 구비하는 베이스 기판과, 상기 베이스 기판 상에 서로 교차하도록 배치되어 활성 영역에 복수의 셀 영역을 정의하는 복수의 데이터 라인과 복수의 게이트 라인과, 각 셀 영역에 배치되어 신틸레이터의 빛을 검출하여 전기적인 신호로 출력하는 광 감지 화소들과, 상기 광 감지 화소들을 외부로부터 유입되는 정전기부터 보호하기 위하여 상기 비활성 영역의 상기 베이스 기판상에 배치되는 복수의 정전기 보호 회로와, 각 정전기 보호 회로가 상기 신틸레이터의 빛으로부터 노출되는 것을 차단하기 위해, 상기 각 정전기 보호 회로를 구성하는 복수의 소자들을 커버하도록 일체로 구성된 광 차단층을 구비한다.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; kor |
recordid | cdi_epo_espacenet_KR20230099425A |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | Panel for Digital X-ray Detector |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-16T19%3A07%3A37IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KANG%20MOON%20SOO&rft.date=2023-07-04&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20230099425A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |