SEMICONDUCTOR DEVICE INCLUDING THROUGH ELECTRODE AND SEMICONDUCTOR PACKAGE INCLUDING THE SAME

The present invention relates to a semiconductor device including a through-electrode, which has improved performance, and to a semiconductor package including the same. The semiconductor device of the present invention comprises: a semiconductor substrate having first and second surfaces facing eac...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PARK MYUNG JOO, MOON KWANG JIN, LEE HAK SEUNG, JEON HYUNG JEON, HWANG SON KWAN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator PARK MYUNG JOO
MOON KWANG JIN
LEE HAK SEUNG
JEON HYUNG JEON
HWANG SON KWAN
description The present invention relates to a semiconductor device including a through-electrode, which has improved performance, and to a semiconductor package including the same. The semiconductor device of the present invention comprises: a semiconductor substrate having first and second surfaces facing each other; a front surface structure including a second front surface conductive pattern; a rear structure including first and rear conductive patterns; a first through-electrode; and a second through-electrode. 반도체 소자 및 이를 포함하는 반도체 패키지를 제공한다. 이 반도체 소자는 서로 대향하는 제1 면 및 제2 면을 갖는 반도체 기판; 상기 반도체 기판의 상기 제1 면 상에서, 트랜지스터를 포함하는 회로 소자, 제1 높이 레벨에 배치되는 제1 전면 도전성 패턴 및 상기 제1 높이 레벨 보다 낮은 제2 높이 레벨에 배치되는 제2 전면 도전성 패턴을 포함하는 전면 구조물; 상기 반도체 기판의 상기 제2 면 아래에서, 서로 동일한 높이 레벨에 배치되는 제1 후면 도전성 패턴 및 제2 후면 도전성 패턴을 포함하는 후면 구조물; 상기 반도체 기판을 관통하고 연장되어, 상기 제1 후면 도전성 패턴 및 상기 제1 전면 도전성 패턴과 접촉하는 제1 관통 전극; 및 상기 반도체 기판을 관통하고 연장되어, 상기 제2 후면 도전성 패턴 및 상기 제2 전면 도전성 패턴과 접촉하는 제2 관통 전극을 포함한다. 상기 전면 구조물은 상기 반도체 기판의 상기 제1 면 상의 하부 절연성 구조물, 상기 하부 절연성 구조물 상에서 실리콘 산화물의 유전 상수 보다 작은 제1 유전상수를 갖는 제1 금속간 절연 층을 포함하는 제1 절연성 구조물, 상기 제1 절연성 구조물 상에서 상기 제1 유전 상수 보다 작은 제2 유전 상수를 갖는 제2 금속간 절연 층을 포함하는 제2 절연성 구조물 및 상기 제2 절연성 구조물 상의 제3 절연성 구조물을 더 포함하고, 상기 제1 관통 전극은 상기 제1 후면 도전성 패턴과 접촉하며 상기 반도체 기판을 관통하는 하부 부분, 상기 하부 절연성 구조물을 관통하는 제1 부분 및 상기 제1 절연성 구조물을 관통하는 제2 부분을 포함하고, 상기 제1 전면 도전성 패턴은 상기 제1 관통 전극과 접촉하며 상기 제2 절연성 구조물을 관통하는 제1 부분 및 상기 제3 절연성 구조물의 적어도 일부를 관통하는 제2 부분을 포함한다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220153711A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220153711A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220153711A3</originalsourceid><addsrcrecordid>eNrjZIgNdvX1dPb3cwl1DvEPUnBxDfN0dlXw9HP2CXXx9HNXCPEI8g9191Bw9XF1Dgnyd3FVcPRzUUDVFODo7O3ojqrLVSHY0deVh4E1LTGnOJUXSnMzKLu5hjh76KYW5MenFhckJqfmpZbEewcZGRgZGRiaGpsbGjoaE6cKAMbIM3Y</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICE INCLUDING THROUGH ELECTRODE AND SEMICONDUCTOR PACKAGE INCLUDING THE SAME</title><source>esp@cenet</source><creator>PARK MYUNG JOO ; MOON KWANG JIN ; LEE HAK SEUNG ; JEON HYUNG JEON ; HWANG SON KWAN</creator><creatorcontrib>PARK MYUNG JOO ; MOON KWANG JIN ; LEE HAK SEUNG ; JEON HYUNG JEON ; HWANG SON KWAN</creatorcontrib><description>The present invention relates to a semiconductor device including a through-electrode, which has improved performance, and to a semiconductor package including the same. The semiconductor device of the present invention comprises: a semiconductor substrate having first and second surfaces facing each other; a front surface structure including a second front surface conductive pattern; a rear structure including first and rear conductive patterns; a first through-electrode; and a second through-electrode. 반도체 소자 및 이를 포함하는 반도체 패키지를 제공한다. 이 반도체 소자는 서로 대향하는 제1 면 및 제2 면을 갖는 반도체 기판; 상기 반도체 기판의 상기 제1 면 상에서, 트랜지스터를 포함하는 회로 소자, 제1 높이 레벨에 배치되는 제1 전면 도전성 패턴 및 상기 제1 높이 레벨 보다 낮은 제2 높이 레벨에 배치되는 제2 전면 도전성 패턴을 포함하는 전면 구조물; 상기 반도체 기판의 상기 제2 면 아래에서, 서로 동일한 높이 레벨에 배치되는 제1 후면 도전성 패턴 및 제2 후면 도전성 패턴을 포함하는 후면 구조물; 상기 반도체 기판을 관통하고 연장되어, 상기 제1 후면 도전성 패턴 및 상기 제1 전면 도전성 패턴과 접촉하는 제1 관통 전극; 및 상기 반도체 기판을 관통하고 연장되어, 상기 제2 후면 도전성 패턴 및 상기 제2 전면 도전성 패턴과 접촉하는 제2 관통 전극을 포함한다. 상기 전면 구조물은 상기 반도체 기판의 상기 제1 면 상의 하부 절연성 구조물, 상기 하부 절연성 구조물 상에서 실리콘 산화물의 유전 상수 보다 작은 제1 유전상수를 갖는 제1 금속간 절연 층을 포함하는 제1 절연성 구조물, 상기 제1 절연성 구조물 상에서 상기 제1 유전 상수 보다 작은 제2 유전 상수를 갖는 제2 금속간 절연 층을 포함하는 제2 절연성 구조물 및 상기 제2 절연성 구조물 상의 제3 절연성 구조물을 더 포함하고, 상기 제1 관통 전극은 상기 제1 후면 도전성 패턴과 접촉하며 상기 반도체 기판을 관통하는 하부 부분, 상기 하부 절연성 구조물을 관통하는 제1 부분 및 상기 제1 절연성 구조물을 관통하는 제2 부분을 포함하고, 상기 제1 전면 도전성 패턴은 상기 제1 관통 전극과 접촉하며 상기 제2 절연성 구조물을 관통하는 제1 부분 및 상기 제3 절연성 구조물의 적어도 일부를 관통하는 제2 부분을 포함한다.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221121&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220153711A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20221121&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220153711A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PARK MYUNG JOO</creatorcontrib><creatorcontrib>MOON KWANG JIN</creatorcontrib><creatorcontrib>LEE HAK SEUNG</creatorcontrib><creatorcontrib>JEON HYUNG JEON</creatorcontrib><creatorcontrib>HWANG SON KWAN</creatorcontrib><title>SEMICONDUCTOR DEVICE INCLUDING THROUGH ELECTRODE AND SEMICONDUCTOR PACKAGE INCLUDING THE SAME</title><description>The present invention relates to a semiconductor device including a through-electrode, which has improved performance, and to a semiconductor package including the same. The semiconductor device of the present invention comprises: a semiconductor substrate having first and second surfaces facing each other; a front surface structure including a second front surface conductive pattern; a rear structure including first and rear conductive patterns; a first through-electrode; and a second through-electrode. 반도체 소자 및 이를 포함하는 반도체 패키지를 제공한다. 이 반도체 소자는 서로 대향하는 제1 면 및 제2 면을 갖는 반도체 기판; 상기 반도체 기판의 상기 제1 면 상에서, 트랜지스터를 포함하는 회로 소자, 제1 높이 레벨에 배치되는 제1 전면 도전성 패턴 및 상기 제1 높이 레벨 보다 낮은 제2 높이 레벨에 배치되는 제2 전면 도전성 패턴을 포함하는 전면 구조물; 상기 반도체 기판의 상기 제2 면 아래에서, 서로 동일한 높이 레벨에 배치되는 제1 후면 도전성 패턴 및 제2 후면 도전성 패턴을 포함하는 후면 구조물; 상기 반도체 기판을 관통하고 연장되어, 상기 제1 후면 도전성 패턴 및 상기 제1 전면 도전성 패턴과 접촉하는 제1 관통 전극; 및 상기 반도체 기판을 관통하고 연장되어, 상기 제2 후면 도전성 패턴 및 상기 제2 전면 도전성 패턴과 접촉하는 제2 관통 전극을 포함한다. 상기 전면 구조물은 상기 반도체 기판의 상기 제1 면 상의 하부 절연성 구조물, 상기 하부 절연성 구조물 상에서 실리콘 산화물의 유전 상수 보다 작은 제1 유전상수를 갖는 제1 금속간 절연 층을 포함하는 제1 절연성 구조물, 상기 제1 절연성 구조물 상에서 상기 제1 유전 상수 보다 작은 제2 유전 상수를 갖는 제2 금속간 절연 층을 포함하는 제2 절연성 구조물 및 상기 제2 절연성 구조물 상의 제3 절연성 구조물을 더 포함하고, 상기 제1 관통 전극은 상기 제1 후면 도전성 패턴과 접촉하며 상기 반도체 기판을 관통하는 하부 부분, 상기 하부 절연성 구조물을 관통하는 제1 부분 및 상기 제1 절연성 구조물을 관통하는 제2 부분을 포함하고, 상기 제1 전면 도전성 패턴은 상기 제1 관통 전극과 접촉하며 상기 제2 절연성 구조물을 관통하는 제1 부분 및 상기 제3 절연성 구조물의 적어도 일부를 관통하는 제2 부분을 포함한다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZIgNdvX1dPb3cwl1DvEPUnBxDfN0dlXw9HP2CXXx9HNXCPEI8g9191Bw9XF1Dgnyd3FVcPRzUUDVFODo7O3ojqrLVSHY0deVh4E1LTGnOJUXSnMzKLu5hjh76KYW5MenFhckJqfmpZbEewcZGRgZGRiaGpsbGjoaE6cKAMbIM3Y</recordid><startdate>20221121</startdate><enddate>20221121</enddate><creator>PARK MYUNG JOO</creator><creator>MOON KWANG JIN</creator><creator>LEE HAK SEUNG</creator><creator>JEON HYUNG JEON</creator><creator>HWANG SON KWAN</creator><scope>EVB</scope></search><sort><creationdate>20221121</creationdate><title>SEMICONDUCTOR DEVICE INCLUDING THROUGH ELECTRODE AND SEMICONDUCTOR PACKAGE INCLUDING THE SAME</title><author>PARK MYUNG JOO ; MOON KWANG JIN ; LEE HAK SEUNG ; JEON HYUNG JEON ; HWANG SON KWAN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220153711A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2022</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>PARK MYUNG JOO</creatorcontrib><creatorcontrib>MOON KWANG JIN</creatorcontrib><creatorcontrib>LEE HAK SEUNG</creatorcontrib><creatorcontrib>JEON HYUNG JEON</creatorcontrib><creatorcontrib>HWANG SON KWAN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PARK MYUNG JOO</au><au>MOON KWANG JIN</au><au>LEE HAK SEUNG</au><au>JEON HYUNG JEON</au><au>HWANG SON KWAN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICE INCLUDING THROUGH ELECTRODE AND SEMICONDUCTOR PACKAGE INCLUDING THE SAME</title><date>2022-11-21</date><risdate>2022</risdate><abstract>The present invention relates to a semiconductor device including a through-electrode, which has improved performance, and to a semiconductor package including the same. The semiconductor device of the present invention comprises: a semiconductor substrate having first and second surfaces facing each other; a front surface structure including a second front surface conductive pattern; a rear structure including first and rear conductive patterns; a first through-electrode; and a second through-electrode. 반도체 소자 및 이를 포함하는 반도체 패키지를 제공한다. 이 반도체 소자는 서로 대향하는 제1 면 및 제2 면을 갖는 반도체 기판; 상기 반도체 기판의 상기 제1 면 상에서, 트랜지스터를 포함하는 회로 소자, 제1 높이 레벨에 배치되는 제1 전면 도전성 패턴 및 상기 제1 높이 레벨 보다 낮은 제2 높이 레벨에 배치되는 제2 전면 도전성 패턴을 포함하는 전면 구조물; 상기 반도체 기판의 상기 제2 면 아래에서, 서로 동일한 높이 레벨에 배치되는 제1 후면 도전성 패턴 및 제2 후면 도전성 패턴을 포함하는 후면 구조물; 상기 반도체 기판을 관통하고 연장되어, 상기 제1 후면 도전성 패턴 및 상기 제1 전면 도전성 패턴과 접촉하는 제1 관통 전극; 및 상기 반도체 기판을 관통하고 연장되어, 상기 제2 후면 도전성 패턴 및 상기 제2 전면 도전성 패턴과 접촉하는 제2 관통 전극을 포함한다. 상기 전면 구조물은 상기 반도체 기판의 상기 제1 면 상의 하부 절연성 구조물, 상기 하부 절연성 구조물 상에서 실리콘 산화물의 유전 상수 보다 작은 제1 유전상수를 갖는 제1 금속간 절연 층을 포함하는 제1 절연성 구조물, 상기 제1 절연성 구조물 상에서 상기 제1 유전 상수 보다 작은 제2 유전 상수를 갖는 제2 금속간 절연 층을 포함하는 제2 절연성 구조물 및 상기 제2 절연성 구조물 상의 제3 절연성 구조물을 더 포함하고, 상기 제1 관통 전극은 상기 제1 후면 도전성 패턴과 접촉하며 상기 반도체 기판을 관통하는 하부 부분, 상기 하부 절연성 구조물을 관통하는 제1 부분 및 상기 제1 절연성 구조물을 관통하는 제2 부분을 포함하고, 상기 제1 전면 도전성 패턴은 상기 제1 관통 전극과 접촉하며 상기 제2 절연성 구조물을 관통하는 제1 부분 및 상기 제3 절연성 구조물의 적어도 일부를 관통하는 제2 부분을 포함한다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20220153711A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR DEVICE INCLUDING THROUGH ELECTRODE AND SEMICONDUCTOR PACKAGE INCLUDING THE SAME
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-21T06%3A52%3A42IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PARK%20MYUNG%20JOO&rft.date=2022-11-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220153711A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true