가속 프로세싱 유닛 및 개별 그래픽 프로세싱 유닛 사이에서 공유되는 전력 분배

가속 프로세싱 유닛 (APU)과 같은 통합 코프로세서는 개별 그래픽 프로세싱 유닛 (dGPU)과 같은 개별 코프로세서에서 실행하기 위한 명령을 생성한다. 전력 분배 회로부는 APU 및 dGPU 상에서 실행되는 작업부하의 특성에 기초하여 그리고 APU 및 dGPU에 의해 공유되는 플랫폼 전력 제한에 기초하여 APU 및 dGPU에 전력을 선택적으로 제공한다. 일부 경우에서, 전력 분배 회로부는 APU에 제공되는 제1 전력 및 dGPU에 제공되는 제2 전력을 결정한다. 전력 분배 회로부는 제1 및 제2 전력의 합이 플랫폼 전력 제한보다...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PAUL INDRANI, SHENOY SUKESH, CLARK ADAM N. C
Format: Patent
Sprache:kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator PAUL INDRANI
SHENOY SUKESH
CLARK ADAM N. C
description 가속 프로세싱 유닛 (APU)과 같은 통합 코프로세서는 개별 그래픽 프로세싱 유닛 (dGPU)과 같은 개별 코프로세서에서 실행하기 위한 명령을 생성한다. 전력 분배 회로부는 APU 및 dGPU 상에서 실행되는 작업부하의 특성에 기초하여 그리고 APU 및 dGPU에 의해 공유되는 플랫폼 전력 제한에 기초하여 APU 및 dGPU에 전력을 선택적으로 제공한다. 일부 경우에서, 전력 분배 회로부는 APU에 제공되는 제1 전력 및 dGPU에 제공되는 제2 전력을 결정한다. 전력 분배 회로부는 제1 및 제2 전력의 합이 플랫폼 전력 제한보다 작은 것에 응답하여 dGPU에 제공되는 제2 전력을 증가시킨다. 일부 경우에서, 전력 분배 회로부는 센서의 세트에 의해 측정된 온도의 변화에 응답하여 APU, dGPU 또는 둘 다에 제공되는 전력을 수정한다. An integrated coprocessor such as an accelerated processing unit (APU) generates commands for execution on a discrete coprocessor such as a discrete graphics processing unit (dGPU). Power distribution circuitry selectively provides power to the APU and the dGPU based on characteristics of workloads executing on the APU and the dGPU and based on a platform power limit that is shared by the APU and the dGPU. In some cases, the power distribution circuitry determines a first power provided to the APU and a second power provided to the dGPU. The power distribution circuitry increases the second power provided to the dGPU in response to a sum of the first and second powers being less than the platform power limit. In some cases, the power distribution circuitry modifies the power provided to the APU, the dGPU, or both in response to changes in temperatures measured by a set of sensors.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220108089A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220108089A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220108089A3</originalsourceid><addsrcrecordid>eNrjZMh-taHhTVuvwtspLa8XznnTsuNN90aFN3MWvO6erfB6Q7_Cqw1zXm9uUXi1fcfreTPeTtmLVeGbpjVv5m55M33Cm5Y5Cq82bwUJT5jxumuKwpsFLa8XLFV4va3l9YYNPAysaYk5xam8UJqbQdnNNcTZQze1ID8-tbggMTk1L7Uk3jvIyMDIyMDQwMLAwtLRmDhVAMulYAk</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>가속 프로세싱 유닛 및 개별 그래픽 프로세싱 유닛 사이에서 공유되는 전력 분배</title><source>esp@cenet</source><creator>PAUL INDRANI ; SHENOY SUKESH ; CLARK ADAM N. C</creator><creatorcontrib>PAUL INDRANI ; SHENOY SUKESH ; CLARK ADAM N. C</creatorcontrib><description>가속 프로세싱 유닛 (APU)과 같은 통합 코프로세서는 개별 그래픽 프로세싱 유닛 (dGPU)과 같은 개별 코프로세서에서 실행하기 위한 명령을 생성한다. 전력 분배 회로부는 APU 및 dGPU 상에서 실행되는 작업부하의 특성에 기초하여 그리고 APU 및 dGPU에 의해 공유되는 플랫폼 전력 제한에 기초하여 APU 및 dGPU에 전력을 선택적으로 제공한다. 일부 경우에서, 전력 분배 회로부는 APU에 제공되는 제1 전력 및 dGPU에 제공되는 제2 전력을 결정한다. 전력 분배 회로부는 제1 및 제2 전력의 합이 플랫폼 전력 제한보다 작은 것에 응답하여 dGPU에 제공되는 제2 전력을 증가시킨다. 일부 경우에서, 전력 분배 회로부는 센서의 세트에 의해 측정된 온도의 변화에 응답하여 APU, dGPU 또는 둘 다에 제공되는 전력을 수정한다. An integrated coprocessor such as an accelerated processing unit (APU) generates commands for execution on a discrete coprocessor such as a discrete graphics processing unit (dGPU). Power distribution circuitry selectively provides power to the APU and the dGPU based on characteristics of workloads executing on the APU and the dGPU and based on a platform power limit that is shared by the APU and the dGPU. In some cases, the power distribution circuitry determines a first power provided to the APU and a second power provided to the dGPU. The power distribution circuitry increases the second power provided to the dGPU in response to a sum of the first and second powers being less than the platform power limit. In some cases, the power distribution circuitry modifies the power provided to the APU, the dGPU, or both in response to changes in temperatures measured by a set of sensors.</description><language>kor</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220802&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220108089A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220802&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220108089A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PAUL INDRANI</creatorcontrib><creatorcontrib>SHENOY SUKESH</creatorcontrib><creatorcontrib>CLARK ADAM N. C</creatorcontrib><title>가속 프로세싱 유닛 및 개별 그래픽 프로세싱 유닛 사이에서 공유되는 전력 분배</title><description>가속 프로세싱 유닛 (APU)과 같은 통합 코프로세서는 개별 그래픽 프로세싱 유닛 (dGPU)과 같은 개별 코프로세서에서 실행하기 위한 명령을 생성한다. 전력 분배 회로부는 APU 및 dGPU 상에서 실행되는 작업부하의 특성에 기초하여 그리고 APU 및 dGPU에 의해 공유되는 플랫폼 전력 제한에 기초하여 APU 및 dGPU에 전력을 선택적으로 제공한다. 일부 경우에서, 전력 분배 회로부는 APU에 제공되는 제1 전력 및 dGPU에 제공되는 제2 전력을 결정한다. 전력 분배 회로부는 제1 및 제2 전력의 합이 플랫폼 전력 제한보다 작은 것에 응답하여 dGPU에 제공되는 제2 전력을 증가시킨다. 일부 경우에서, 전력 분배 회로부는 센서의 세트에 의해 측정된 온도의 변화에 응답하여 APU, dGPU 또는 둘 다에 제공되는 전력을 수정한다. An integrated coprocessor such as an accelerated processing unit (APU) generates commands for execution on a discrete coprocessor such as a discrete graphics processing unit (dGPU). Power distribution circuitry selectively provides power to the APU and the dGPU based on characteristics of workloads executing on the APU and the dGPU and based on a platform power limit that is shared by the APU and the dGPU. In some cases, the power distribution circuitry determines a first power provided to the APU and a second power provided to the dGPU. The power distribution circuitry increases the second power provided to the dGPU in response to a sum of the first and second powers being less than the platform power limit. In some cases, the power distribution circuitry modifies the power provided to the APU, the dGPU, or both in response to changes in temperatures measured by a set of sensors.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZMh-taHhTVuvwtspLa8XznnTsuNN90aFN3MWvO6erfB6Q7_Cqw1zXm9uUXi1fcfreTPeTtmLVeGbpjVv5m55M33Cm5Y5Cq82bwUJT5jxumuKwpsFLa8XLFV4va3l9YYNPAysaYk5xam8UJqbQdnNNcTZQze1ID8-tbggMTk1L7Uk3jvIyMDIyMDQwMLAwtLRmDhVAMulYAk</recordid><startdate>20220802</startdate><enddate>20220802</enddate><creator>PAUL INDRANI</creator><creator>SHENOY SUKESH</creator><creator>CLARK ADAM N. C</creator><scope>EVB</scope></search><sort><creationdate>20220802</creationdate><title>가속 프로세싱 유닛 및 개별 그래픽 프로세싱 유닛 사이에서 공유되는 전력 분배</title><author>PAUL INDRANI ; SHENOY SUKESH ; CLARK ADAM N. C</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220108089A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>kor</language><creationdate>2022</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>PAUL INDRANI</creatorcontrib><creatorcontrib>SHENOY SUKESH</creatorcontrib><creatorcontrib>CLARK ADAM N. C</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PAUL INDRANI</au><au>SHENOY SUKESH</au><au>CLARK ADAM N. C</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>가속 프로세싱 유닛 및 개별 그래픽 프로세싱 유닛 사이에서 공유되는 전력 분배</title><date>2022-08-02</date><risdate>2022</risdate><abstract>가속 프로세싱 유닛 (APU)과 같은 통합 코프로세서는 개별 그래픽 프로세싱 유닛 (dGPU)과 같은 개별 코프로세서에서 실행하기 위한 명령을 생성한다. 전력 분배 회로부는 APU 및 dGPU 상에서 실행되는 작업부하의 특성에 기초하여 그리고 APU 및 dGPU에 의해 공유되는 플랫폼 전력 제한에 기초하여 APU 및 dGPU에 전력을 선택적으로 제공한다. 일부 경우에서, 전력 분배 회로부는 APU에 제공되는 제1 전력 및 dGPU에 제공되는 제2 전력을 결정한다. 전력 분배 회로부는 제1 및 제2 전력의 합이 플랫폼 전력 제한보다 작은 것에 응답하여 dGPU에 제공되는 제2 전력을 증가시킨다. 일부 경우에서, 전력 분배 회로부는 센서의 세트에 의해 측정된 온도의 변화에 응답하여 APU, dGPU 또는 둘 다에 제공되는 전력을 수정한다. An integrated coprocessor such as an accelerated processing unit (APU) generates commands for execution on a discrete coprocessor such as a discrete graphics processing unit (dGPU). Power distribution circuitry selectively provides power to the APU and the dGPU based on characteristics of workloads executing on the APU and the dGPU and based on a platform power limit that is shared by the APU and the dGPU. In some cases, the power distribution circuitry determines a first power provided to the APU and a second power provided to the dGPU. The power distribution circuitry increases the second power provided to the dGPU in response to a sum of the first and second powers being less than the platform power limit. In some cases, the power distribution circuitry modifies the power provided to the APU, the dGPU, or both in response to changes in temperatures measured by a set of sensors.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language kor
recordid cdi_epo_espacenet_KR20220108089A
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title 가속 프로세싱 유닛 및 개별 그래픽 프로세싱 유닛 사이에서 공유되는 전력 분배
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-20T08%3A37%3A24IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PAUL%20INDRANI&rft.date=2022-08-02&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220108089A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true