레지스터 기록 억제

프로세서를 위한 레지스터들을 할당하기 위한 기술들이 제공된다. 본 기술들은 레지스터 할당 억제 기준들의 제1 세트의 모든 레지스터 할당 억제 기준들을 충족시키는 명령어 디스패치 세트의 제1 명령어를 식별하는 단계, 제1 명령어에 대한 레지스터 할당을 억제하는 단계, 레지스터 할당 억제 기준들의 제2 세트의 모든 레지스터 할당 억제 기준들을 충족시키지 않는 명령어 디스패치 세트의 제2 명령어를 식별하는 단계, 및 제2 명령어에 대한 레지스터를 할당하는 단계를 포함한다. Techniques are provided for allocati...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MARKETKAR NEIL N, NAIR ARUN A
Format: Patent
Sprache:kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator MARKETKAR NEIL N
NAIR ARUN A
description 프로세서를 위한 레지스터들을 할당하기 위한 기술들이 제공된다. 본 기술들은 레지스터 할당 억제 기준들의 제1 세트의 모든 레지스터 할당 억제 기준들을 충족시키는 명령어 디스패치 세트의 제1 명령어를 식별하는 단계, 제1 명령어에 대한 레지스터 할당을 억제하는 단계, 레지스터 할당 억제 기준들의 제2 세트의 모든 레지스터 할당 억제 기준들을 충족시키지 않는 명령어 디스패치 세트의 제2 명령어를 식별하는 단계, 및 제2 명령어에 대한 레지스터를 할당하는 단계를 포함한다. Techniques are provided for allocating registers for a processor. The techniques include identifying a first instruction of an instruction dispatch set that meets all register allocation suppression criteria of a first set of register allocation suppression criteria, suppressing register allocation for the first instruction, identifying a second instruction of the instruction dispatch set that does not meet all register allocation suppression criteria of a second set of register allocation suppression criteria, and allocating a register for the second instruction.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220100067A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220100067A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220100067A3</originalsourceid><addsrcrecordid>eNrjZJB6vaDjzfKGN11L3rZsUHi1Y8PrhXMV3kzb-mbBHB4G1rTEnOJUXijNzaDs5hri7KGbWpAfn1pckJicmpdaEu8dZGRgZGRgaGBgYGbuaEycKgDqlytA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>레지스터 기록 억제</title><source>esp@cenet</source><creator>MARKETKAR NEIL N ; NAIR ARUN A</creator><creatorcontrib>MARKETKAR NEIL N ; NAIR ARUN A</creatorcontrib><description>프로세서를 위한 레지스터들을 할당하기 위한 기술들이 제공된다. 본 기술들은 레지스터 할당 억제 기준들의 제1 세트의 모든 레지스터 할당 억제 기준들을 충족시키는 명령어 디스패치 세트의 제1 명령어를 식별하는 단계, 제1 명령어에 대한 레지스터 할당을 억제하는 단계, 레지스터 할당 억제 기준들의 제2 세트의 모든 레지스터 할당 억제 기준들을 충족시키지 않는 명령어 디스패치 세트의 제2 명령어를 식별하는 단계, 및 제2 명령어에 대한 레지스터를 할당하는 단계를 포함한다. Techniques are provided for allocating registers for a processor. The techniques include identifying a first instruction of an instruction dispatch set that meets all register allocation suppression criteria of a first set of register allocation suppression criteria, suppressing register allocation for the first instruction, identifying a second instruction of the instruction dispatch set that does not meet all register allocation suppression criteria of a second set of register allocation suppression criteria, and allocating a register for the second instruction.</description><language>kor</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220714&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220100067A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220714&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220100067A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>MARKETKAR NEIL N</creatorcontrib><creatorcontrib>NAIR ARUN A</creatorcontrib><title>레지스터 기록 억제</title><description>프로세서를 위한 레지스터들을 할당하기 위한 기술들이 제공된다. 본 기술들은 레지스터 할당 억제 기준들의 제1 세트의 모든 레지스터 할당 억제 기준들을 충족시키는 명령어 디스패치 세트의 제1 명령어를 식별하는 단계, 제1 명령어에 대한 레지스터 할당을 억제하는 단계, 레지스터 할당 억제 기준들의 제2 세트의 모든 레지스터 할당 억제 기준들을 충족시키지 않는 명령어 디스패치 세트의 제2 명령어를 식별하는 단계, 및 제2 명령어에 대한 레지스터를 할당하는 단계를 포함한다. Techniques are provided for allocating registers for a processor. The techniques include identifying a first instruction of an instruction dispatch set that meets all register allocation suppression criteria of a first set of register allocation suppression criteria, suppressing register allocation for the first instruction, identifying a second instruction of the instruction dispatch set that does not meet all register allocation suppression criteria of a second set of register allocation suppression criteria, and allocating a register for the second instruction.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJB6vaDjzfKGN11L3rZsUHi1Y8PrhXMV3kzb-mbBHB4G1rTEnOJUXijNzaDs5hri7KGbWpAfn1pckJicmpdaEu8dZGRgZGRgaGBgYGbuaEycKgDqlytA</recordid><startdate>20220714</startdate><enddate>20220714</enddate><creator>MARKETKAR NEIL N</creator><creator>NAIR ARUN A</creator><scope>EVB</scope></search><sort><creationdate>20220714</creationdate><title>레지스터 기록 억제</title><author>MARKETKAR NEIL N ; NAIR ARUN A</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220100067A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>kor</language><creationdate>2022</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>MARKETKAR NEIL N</creatorcontrib><creatorcontrib>NAIR ARUN A</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>MARKETKAR NEIL N</au><au>NAIR ARUN A</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>레지스터 기록 억제</title><date>2022-07-14</date><risdate>2022</risdate><abstract>프로세서를 위한 레지스터들을 할당하기 위한 기술들이 제공된다. 본 기술들은 레지스터 할당 억제 기준들의 제1 세트의 모든 레지스터 할당 억제 기준들을 충족시키는 명령어 디스패치 세트의 제1 명령어를 식별하는 단계, 제1 명령어에 대한 레지스터 할당을 억제하는 단계, 레지스터 할당 억제 기준들의 제2 세트의 모든 레지스터 할당 억제 기준들을 충족시키지 않는 명령어 디스패치 세트의 제2 명령어를 식별하는 단계, 및 제2 명령어에 대한 레지스터를 할당하는 단계를 포함한다. Techniques are provided for allocating registers for a processor. The techniques include identifying a first instruction of an instruction dispatch set that meets all register allocation suppression criteria of a first set of register allocation suppression criteria, suppressing register allocation for the first instruction, identifying a second instruction of the instruction dispatch set that does not meet all register allocation suppression criteria of a second set of register allocation suppression criteria, and allocating a register for the second instruction.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language kor
recordid cdi_epo_espacenet_KR20220100067A
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title 레지스터 기록 억제
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-24T19%3A20%3A47IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=MARKETKAR%20NEIL%20N&rft.date=2022-07-14&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220100067A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true