WRITE ENABLE CIRCUIT ACCESS SWITCH CIRCUIT AND ANALOG/DIGITAL CONVERSION UNIT

외부 유닛과 접속하는 버스 제어부, 데이터 처리를 행하는 연산 처리부 및 아날로그 디지털 변환된 디지털 데이터를 유지하는 연산부를 구비하고, 상기 디지털 데이터를 상기 연산 처리부에 일단 기입하고 나서 상기 버스 제어부에 기입하는 통상 액세스 모드와 상기 디지털 데이터를 상기 버스 제어부에 직접 기입하는 고속 액세스 모드를 가지는 아날로그 디지털 변환 유닛에 있어서, 상기 디지털 데이터의 기입 허가 신호를 출력하는 기입 허가 회로로서, 상기 연산부에 구비되어, 미리 정해진 상기 버스 제어부의 메모리의 어드레스와 상기 연산 처리부가...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: WATAHIKI MASATAKA, HOSHIKAWA MASARU, TAKENAKA YUTA
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator WATAHIKI MASATAKA
HOSHIKAWA MASARU
TAKENAKA YUTA
description 외부 유닛과 접속하는 버스 제어부, 데이터 처리를 행하는 연산 처리부 및 아날로그 디지털 변환된 디지털 데이터를 유지하는 연산부를 구비하고, 상기 디지털 데이터를 상기 연산 처리부에 일단 기입하고 나서 상기 버스 제어부에 기입하는 통상 액세스 모드와 상기 디지털 데이터를 상기 버스 제어부에 직접 기입하는 고속 액세스 모드를 가지는 아날로그 디지털 변환 유닛에 있어서, 상기 디지털 데이터의 기입 허가 신호를 출력하는 기입 허가 회로로서, 상기 연산부에 구비되어, 미리 정해진 상기 버스 제어부의 메모리의 어드레스와 상기 연산 처리부가 지정한 어드레스가 일치하는 경우에, 상기 연산부로부터의 기입 허가 신호를 출력하는 어드레스 일치 판정 회로와, 상기 연산 처리부가 상기 고속 액세스 모드인 것을 나타내는 고속 액세스 신호를 어서트한 경우에만 상기 기입 허가 신호를 상기 버스 제어부에 입력하는 논리 회로를 구비한다. A write-enable circuit outputting a write-enable signal for digital data, in an analog-to-digital converter comprising a bus-controller connected to an external unit, an arithmetic processing unit performing data processing, and an arithmetic unit holding the data and having a normal access mode in which the data are temporarily written into the arithmetic processing unit and then written into the bus-controller and a high-speed access mode in which the data are written directly into the bus-controller. The circuit comprises an address-coincidence-determining circuit provided in the arithmetic unit outputting a write-enable signal from the arithmetic unit when a predetermined address for a memory of the bus-controller coincides with an address specified by the arithmetic processing unit; and a logic circuit inputting the write-enable signal to the bus-controller when the arithmetic processing unit asserts a high-speed access signal indicating that now is in the high-speed access mode.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20170074987A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20170074987A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20170074987A3</originalsourceid><addsrcrecordid>eNrjZPAND_IMcVVw9XN08nFVcPYMcg71DFFwdHZ2DQ5WCA73DHH2QIj6uQCxo4-_u76Lp7tniKOPgrO_X5hrULCnv59CqJ9nCA8Da1piTnEqL5TmZlB2cwUaoZtakB-fWlyQmJyal1oS7x1kZGBobmBgbmJpYe5oTJwqAJPSLx4</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>WRITE ENABLE CIRCUIT ACCESS SWITCH CIRCUIT AND ANALOG/DIGITAL CONVERSION UNIT</title><source>esp@cenet</source><creator>WATAHIKI MASATAKA ; HOSHIKAWA MASARU ; TAKENAKA YUTA</creator><creatorcontrib>WATAHIKI MASATAKA ; HOSHIKAWA MASARU ; TAKENAKA YUTA</creatorcontrib><description>외부 유닛과 접속하는 버스 제어부, 데이터 처리를 행하는 연산 처리부 및 아날로그 디지털 변환된 디지털 데이터를 유지하는 연산부를 구비하고, 상기 디지털 데이터를 상기 연산 처리부에 일단 기입하고 나서 상기 버스 제어부에 기입하는 통상 액세스 모드와 상기 디지털 데이터를 상기 버스 제어부에 직접 기입하는 고속 액세스 모드를 가지는 아날로그 디지털 변환 유닛에 있어서, 상기 디지털 데이터의 기입 허가 신호를 출력하는 기입 허가 회로로서, 상기 연산부에 구비되어, 미리 정해진 상기 버스 제어부의 메모리의 어드레스와 상기 연산 처리부가 지정한 어드레스가 일치하는 경우에, 상기 연산부로부터의 기입 허가 신호를 출력하는 어드레스 일치 판정 회로와, 상기 연산 처리부가 상기 고속 액세스 모드인 것을 나타내는 고속 액세스 신호를 어서트한 경우에만 상기 기입 허가 신호를 상기 버스 제어부에 입력하는 논리 회로를 구비한다. A write-enable circuit outputting a write-enable signal for digital data, in an analog-to-digital converter comprising a bus-controller connected to an external unit, an arithmetic processing unit performing data processing, and an arithmetic unit holding the data and having a normal access mode in which the data are temporarily written into the arithmetic processing unit and then written into the bus-controller and a high-speed access mode in which the data are written directly into the bus-controller. The circuit comprises an address-coincidence-determining circuit provided in the arithmetic unit outputting a write-enable signal from the arithmetic unit when a predetermined address for a memory of the bus-controller coincides with an address specified by the arithmetic processing unit; and a logic circuit inputting the write-enable signal to the bus-controller when the arithmetic processing unit asserts a high-speed access signal indicating that now is in the high-speed access mode.</description><language>eng ; kor</language><subject>BASIC ELECTRONIC CIRCUITRY ; CALCULATING ; CODE CONVERSION IN GENERAL ; CODING ; COMPUTING ; CONTROL OR REGULATING SYSTEMS IN GENERAL ; CONTROLLING ; COUNTING ; DECODING ; ELECTRIC DIGITAL DATA PROCESSING ; ELECTRICITY ; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS ; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS ORELEMENTS ; PHYSICS ; REGULATING</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170630&amp;DB=EPODOC&amp;CC=KR&amp;NR=20170074987A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170630&amp;DB=EPODOC&amp;CC=KR&amp;NR=20170074987A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>WATAHIKI MASATAKA</creatorcontrib><creatorcontrib>HOSHIKAWA MASARU</creatorcontrib><creatorcontrib>TAKENAKA YUTA</creatorcontrib><title>WRITE ENABLE CIRCUIT ACCESS SWITCH CIRCUIT AND ANALOG/DIGITAL CONVERSION UNIT</title><description>외부 유닛과 접속하는 버스 제어부, 데이터 처리를 행하는 연산 처리부 및 아날로그 디지털 변환된 디지털 데이터를 유지하는 연산부를 구비하고, 상기 디지털 데이터를 상기 연산 처리부에 일단 기입하고 나서 상기 버스 제어부에 기입하는 통상 액세스 모드와 상기 디지털 데이터를 상기 버스 제어부에 직접 기입하는 고속 액세스 모드를 가지는 아날로그 디지털 변환 유닛에 있어서, 상기 디지털 데이터의 기입 허가 신호를 출력하는 기입 허가 회로로서, 상기 연산부에 구비되어, 미리 정해진 상기 버스 제어부의 메모리의 어드레스와 상기 연산 처리부가 지정한 어드레스가 일치하는 경우에, 상기 연산부로부터의 기입 허가 신호를 출력하는 어드레스 일치 판정 회로와, 상기 연산 처리부가 상기 고속 액세스 모드인 것을 나타내는 고속 액세스 신호를 어서트한 경우에만 상기 기입 허가 신호를 상기 버스 제어부에 입력하는 논리 회로를 구비한다. A write-enable circuit outputting a write-enable signal for digital data, in an analog-to-digital converter comprising a bus-controller connected to an external unit, an arithmetic processing unit performing data processing, and an arithmetic unit holding the data and having a normal access mode in which the data are temporarily written into the arithmetic processing unit and then written into the bus-controller and a high-speed access mode in which the data are written directly into the bus-controller. The circuit comprises an address-coincidence-determining circuit provided in the arithmetic unit outputting a write-enable signal from the arithmetic unit when a predetermined address for a memory of the bus-controller coincides with an address specified by the arithmetic processing unit; and a logic circuit inputting the write-enable signal to the bus-controller when the arithmetic processing unit asserts a high-speed access signal indicating that now is in the high-speed access mode.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CALCULATING</subject><subject>CODE CONVERSION IN GENERAL</subject><subject>CODING</subject><subject>COMPUTING</subject><subject>CONTROL OR REGULATING SYSTEMS IN GENERAL</subject><subject>CONTROLLING</subject><subject>COUNTING</subject><subject>DECODING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>ELECTRICITY</subject><subject>FUNCTIONAL ELEMENTS OF SUCH SYSTEMS</subject><subject>MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS ORELEMENTS</subject><subject>PHYSICS</subject><subject>REGULATING</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZPAND_IMcVVw9XN08nFVcPYMcg71DFFwdHZ2DQ5WCA73DHH2QIj6uQCxo4-_u76Lp7tniKOPgrO_X5hrULCnv59CqJ9nCA8Da1piTnEqL5TmZlB2cwUaoZtakB-fWlyQmJyal1oS7x1kZGBobmBgbmJpYe5oTJwqAJPSLx4</recordid><startdate>20170630</startdate><enddate>20170630</enddate><creator>WATAHIKI MASATAKA</creator><creator>HOSHIKAWA MASARU</creator><creator>TAKENAKA YUTA</creator><scope>EVB</scope></search><sort><creationdate>20170630</creationdate><title>WRITE ENABLE CIRCUIT ACCESS SWITCH CIRCUIT AND ANALOG/DIGITAL CONVERSION UNIT</title><author>WATAHIKI MASATAKA ; HOSHIKAWA MASARU ; TAKENAKA YUTA</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20170074987A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2017</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CALCULATING</topic><topic>CODE CONVERSION IN GENERAL</topic><topic>CODING</topic><topic>COMPUTING</topic><topic>CONTROL OR REGULATING SYSTEMS IN GENERAL</topic><topic>CONTROLLING</topic><topic>COUNTING</topic><topic>DECODING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>ELECTRICITY</topic><topic>FUNCTIONAL ELEMENTS OF SUCH SYSTEMS</topic><topic>MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS ORELEMENTS</topic><topic>PHYSICS</topic><topic>REGULATING</topic><toplevel>online_resources</toplevel><creatorcontrib>WATAHIKI MASATAKA</creatorcontrib><creatorcontrib>HOSHIKAWA MASARU</creatorcontrib><creatorcontrib>TAKENAKA YUTA</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>WATAHIKI MASATAKA</au><au>HOSHIKAWA MASARU</au><au>TAKENAKA YUTA</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>WRITE ENABLE CIRCUIT ACCESS SWITCH CIRCUIT AND ANALOG/DIGITAL CONVERSION UNIT</title><date>2017-06-30</date><risdate>2017</risdate><abstract>외부 유닛과 접속하는 버스 제어부, 데이터 처리를 행하는 연산 처리부 및 아날로그 디지털 변환된 디지털 데이터를 유지하는 연산부를 구비하고, 상기 디지털 데이터를 상기 연산 처리부에 일단 기입하고 나서 상기 버스 제어부에 기입하는 통상 액세스 모드와 상기 디지털 데이터를 상기 버스 제어부에 직접 기입하는 고속 액세스 모드를 가지는 아날로그 디지털 변환 유닛에 있어서, 상기 디지털 데이터의 기입 허가 신호를 출력하는 기입 허가 회로로서, 상기 연산부에 구비되어, 미리 정해진 상기 버스 제어부의 메모리의 어드레스와 상기 연산 처리부가 지정한 어드레스가 일치하는 경우에, 상기 연산부로부터의 기입 허가 신호를 출력하는 어드레스 일치 판정 회로와, 상기 연산 처리부가 상기 고속 액세스 모드인 것을 나타내는 고속 액세스 신호를 어서트한 경우에만 상기 기입 허가 신호를 상기 버스 제어부에 입력하는 논리 회로를 구비한다. A write-enable circuit outputting a write-enable signal for digital data, in an analog-to-digital converter comprising a bus-controller connected to an external unit, an arithmetic processing unit performing data processing, and an arithmetic unit holding the data and having a normal access mode in which the data are temporarily written into the arithmetic processing unit and then written into the bus-controller and a high-speed access mode in which the data are written directly into the bus-controller. The circuit comprises an address-coincidence-determining circuit provided in the arithmetic unit outputting a write-enable signal from the arithmetic unit when a predetermined address for a memory of the bus-controller coincides with an address specified by the arithmetic processing unit; and a logic circuit inputting the write-enable signal to the bus-controller when the arithmetic processing unit asserts a high-speed access signal indicating that now is in the high-speed access mode.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20170074987A
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
CALCULATING
CODE CONVERSION IN GENERAL
CODING
COMPUTING
CONTROL OR REGULATING SYSTEMS IN GENERAL
CONTROLLING
COUNTING
DECODING
ELECTRIC DIGITAL DATA PROCESSING
ELECTRICITY
FUNCTIONAL ELEMENTS OF SUCH SYSTEMS
MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS ORELEMENTS
PHYSICS
REGULATING
title WRITE ENABLE CIRCUIT ACCESS SWITCH CIRCUIT AND ANALOG/DIGITAL CONVERSION UNIT
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-28T03%3A05%3A09IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=WATAHIKI%20MASATAKA&rft.date=2017-06-30&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20170074987A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true