PIPELINED SUCCESSIVE APPROXIMATION ANALOG TO DIGITAL CONVERTER

다중스테이지 아날로그-투-디지털 데이터 변환(multistage analog-to-digital data conversion)을 제공하기 위한 시스템이 개시되며, 이 시스템은 제 1 기준 신호를 이용하여 제 1 수의 최상위 비트들로 아날로그 입력 신호를 프로세싱하고 제 1 스테이지 잔차(residue) 신호를 출력하도록 구성된 제 1 스테이지 유닛; 상기 제 1 스테이지 잔차 신호를 수신하여 제 2 기준 신호를 이용하여 제 2 수의 잔여 최하위 비트들로 프로세싱하도록 구성된 제 2 스테이지 유닛; 수동(passive) 엘리먼트로 상...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PARK HYUNSIK, LIMOTYRAKIS SOTIRIOS
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:다중스테이지 아날로그-투-디지털 데이터 변환(multistage analog-to-digital data conversion)을 제공하기 위한 시스템이 개시되며, 이 시스템은 제 1 기준 신호를 이용하여 제 1 수의 최상위 비트들로 아날로그 입력 신호를 프로세싱하고 제 1 스테이지 잔차(residue) 신호를 출력하도록 구성된 제 1 스테이지 유닛; 상기 제 1 스테이지 잔차 신호를 수신하여 제 2 기준 신호를 이용하여 제 2 수의 잔여 최하위 비트들로 프로세싱하도록 구성된 제 2 스테이지 유닛; 수동(passive) 엘리먼트로 상기 제 2 스테이지 유닛 상에서 상기 제 1 스테이지 유닛으로부터 수신된 제 1 스테이지 잔차 신호를 샘플링하도록 구성된 샘플링 유닛; 및 상기 제 1 수의 최상위 비트들 및 상기 제 2 수의 잔여 최하위 비트들의 결합인 디지털 값을 출력하도록 구성된 출력 유닛을 포함한다. A multistage analog-to-digital data conversion, including: a first stage unit configured to process an analog input signal into a first number of most significant bits using a first reference signal, and to output a first stage residue signal; a second stage unit configured to receive and process the first stage residue signal into a second number of remaining least significant bits using a second reference signal; a sampling unit configured to sample the first stage residue signal received from the first stage unit onto the second stage unit with a passive element; and an output unit configured to output a digital value that is a combination of the first number of most significant bits and the second number of remaining least significant bits.