DISPLAY SUBSTRATE AND DISPLAY APPARATUS HAVING THE DISPLAY SUBSTRATE
A display substrate includes a pixel electrode which is arranged on a display region, a first pad part which is arranged on a first region of a peripheral region surrounding the display region and mounts a driving circuit, a second pad part which is arranged on a second region facing the first pad p...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A display substrate includes a pixel electrode which is arranged on a display region, a first pad part which is arranged on a first region of a peripheral region surrounding the display region and mounts a driving circuit, a second pad part which is arranged on a second region facing the first pad part and mounts a flexible circuit film to transmit a transmission to the driving circuit, and a connection line part which is vertically arranged in a vertical separation region between the first and second pad parts and connects the first pad part to the second pad part by a vertical line structure. Thereby, the line length of the connection line part is minimized by forming the connection line part with the vertical line structure and the line width is maximized. Thereby, the connection line is designed with low resistance. Also, a signal delay is minimized by designing the second pad part by controlling the number of a second unit pad in consideration of the current amount of the transmission signal. Also, the connection lines to transmit the same signal are designed with equivalent resistance by controlling the number of the second unit pad. Thereby, the signal delay difference of the same signal is reduced.
표시 기판은 표시 영역에 배치된 화소 전극, 상기 표시 영역을 둘러싸는 주변 영역의 제1 영역에 배치되고, 구동 회로가 실장되는 제1 패드부, 상기 제1 패드부와 마주보는 제2 영역에 배치되고, 상기 구동 회로에 전송되는 전송 신호를 전달하는 연성 회로 필름이 실장되는 제2 패드부 및 상기 제1 및 제2 패드부들 사이의 수직 이격 영역 내에 배치되고, 상기 제1 및 제2 패드부를 수직 라인 구조로 연결하는 연결 라인부를 포함한다. 이에 따라서, 연결 라인부를 수직 라인 구조로 형성함으로써 상기 연결 라인부의 라인 길이를 최소로 할 수 있고, 라인 폭을 최대로 할 수 있다. 이에 따라서, 연결 라인을 저 저항으로 설계할 수 있다. 또한, 전송 신호의 전류량을 고려하여 제2 단위 패드의 개수를 조절하여 제2 패드부를 설계함으로써 신호 지연을 최소화할 수 있다. 또한, 상기 제2 단위 패드의 개수를 조절하여 동일한 신호를 전달하는 연결 라인들을 등 저항으로 설계할 수 있다. 이에 따라서, 동일 신호의 신호 지연차를 줄일 수 있다. |
---|