Area-efficient semi-parallel polar code encoder for long polar codes and implementation method thereof

The present invention relates to an area-efficient semi-parallel polar code encoder for long polar codes, which applies a bit-dimension permutation circuit design method to reduce hardware complexity of the long polar code and is generalized and intuitive so that the structure of the encoder does no...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HOYOUNG YOO, SHIN YERIN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator HOYOUNG YOO
SHIN YERIN
description The present invention relates to an area-efficient semi-parallel polar code encoder for long polar codes, which applies a bit-dimension permutation circuit design method to reduce hardware complexity of the long polar code and is generalized and intuitive so that the structure of the encoder does not change regardless of a designer, and an implementation method thereof. According to the present invention, the implementation method comprises the following steps: modeling flow of data by dividing the data into a serial dimension and a parallel dimension according to a preset parallel dimension (S10); and implementing a polar code encoder by applying bit-dimension permutation rearranging the data in a modeled n-dimensional space according to permutation coordinates (S20). 본 발명은 비트 차원의 치환(bit-dimension permutation) 회로 설계법을 적용하여 부호의 길이가 긴 폴라 코드의 하드웨어 복잡도를 감소시키며, 설계자에 상관없이 부호기 구조의 변동이 발생하지 않도록 일반화되고 직관적인 부분 병렬 폴라 코드 부호기를 제공하는 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기 및 그 구현 방법에 관한 것이다. 본 발명에 따른 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기의 구현 방법은 데이터를 미리 설정된 병렬 차원에 따라 직렬 차원(serial dimension)과 병렬 차원(parallel dimension)으로 구분하여 데이터의 흐름을 모델링하는 단계(S10)와 모델링 된 n 차원의 공간 속에 있는 데이터를 치환 좌표에 따라 재배열하는 비트 차원의 치환(bit-dimension permutation)을 적용하여 폴라 코드 부호기를 구현하는 단계(S20)를 포함할 수 있다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR102306927BB1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR102306927BB1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR102306927BB13</originalsourceid><addsrcrecordid>eNqNjL0KAjEQBq-xEPUdFqwD9wOKpSeKYCf2x3L3xQtssiHJ-6OChaXVFDPMsrLHBDaw1o0OoVCGdyZyYhEIRRVONOoEQvggkdVEouH54zJxmMj5KPDvBxengTzKrBOVGQlq19XCsmRsvlxV28v5cboaRB2QI48IKMPt3tRtV-8O7b7vm-6_6gVZmUCL</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Area-efficient semi-parallel polar code encoder for long polar codes and implementation method thereof</title><source>esp@cenet</source><creator>HOYOUNG YOO ; SHIN YERIN</creator><creatorcontrib>HOYOUNG YOO ; SHIN YERIN</creatorcontrib><description>The present invention relates to an area-efficient semi-parallel polar code encoder for long polar codes, which applies a bit-dimension permutation circuit design method to reduce hardware complexity of the long polar code and is generalized and intuitive so that the structure of the encoder does not change regardless of a designer, and an implementation method thereof. According to the present invention, the implementation method comprises the following steps: modeling flow of data by dividing the data into a serial dimension and a parallel dimension according to a preset parallel dimension (S10); and implementing a polar code encoder by applying bit-dimension permutation rearranging the data in a modeled n-dimensional space according to permutation coordinates (S20). 본 발명은 비트 차원의 치환(bit-dimension permutation) 회로 설계법을 적용하여 부호의 길이가 긴 폴라 코드의 하드웨어 복잡도를 감소시키며, 설계자에 상관없이 부호기 구조의 변동이 발생하지 않도록 일반화되고 직관적인 부분 병렬 폴라 코드 부호기를 제공하는 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기 및 그 구현 방법에 관한 것이다. 본 발명에 따른 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기의 구현 방법은 데이터를 미리 설정된 병렬 차원에 따라 직렬 차원(serial dimension)과 병렬 차원(parallel dimension)으로 구분하여 데이터의 흐름을 모델링하는 단계(S10)와 모델링 된 n 차원의 공간 속에 있는 데이터를 치환 좌표에 따라 재배열하는 비트 차원의 치환(bit-dimension permutation)을 적용하여 폴라 코드 부호기를 구현하는 단계(S20)를 포함할 수 있다.</description><language>eng ; kor</language><subject>BASIC ELECTRONIC CIRCUITRY ; CODE CONVERSION IN GENERAL ; CODING ; DECODING ; ELECTRICITY</subject><creationdate>2021</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20210929&amp;DB=EPODOC&amp;CC=KR&amp;NR=102306927B1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76318</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20210929&amp;DB=EPODOC&amp;CC=KR&amp;NR=102306927B1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>HOYOUNG YOO</creatorcontrib><creatorcontrib>SHIN YERIN</creatorcontrib><title>Area-efficient semi-parallel polar code encoder for long polar codes and implementation method thereof</title><description>The present invention relates to an area-efficient semi-parallel polar code encoder for long polar codes, which applies a bit-dimension permutation circuit design method to reduce hardware complexity of the long polar code and is generalized and intuitive so that the structure of the encoder does not change regardless of a designer, and an implementation method thereof. According to the present invention, the implementation method comprises the following steps: modeling flow of data by dividing the data into a serial dimension and a parallel dimension according to a preset parallel dimension (S10); and implementing a polar code encoder by applying bit-dimension permutation rearranging the data in a modeled n-dimensional space according to permutation coordinates (S20). 본 발명은 비트 차원의 치환(bit-dimension permutation) 회로 설계법을 적용하여 부호의 길이가 긴 폴라 코드의 하드웨어 복잡도를 감소시키며, 설계자에 상관없이 부호기 구조의 변동이 발생하지 않도록 일반화되고 직관적인 부분 병렬 폴라 코드 부호기를 제공하는 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기 및 그 구현 방법에 관한 것이다. 본 발명에 따른 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기의 구현 방법은 데이터를 미리 설정된 병렬 차원에 따라 직렬 차원(serial dimension)과 병렬 차원(parallel dimension)으로 구분하여 데이터의 흐름을 모델링하는 단계(S10)와 모델링 된 n 차원의 공간 속에 있는 데이터를 치환 좌표에 따라 재배열하는 비트 차원의 치환(bit-dimension permutation)을 적용하여 폴라 코드 부호기를 구현하는 단계(S20)를 포함할 수 있다.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CODE CONVERSION IN GENERAL</subject><subject>CODING</subject><subject>DECODING</subject><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2021</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjL0KAjEQBq-xEPUdFqwD9wOKpSeKYCf2x3L3xQtssiHJ-6OChaXVFDPMsrLHBDaw1o0OoVCGdyZyYhEIRRVONOoEQvggkdVEouH54zJxmMj5KPDvBxengTzKrBOVGQlq19XCsmRsvlxV28v5cboaRB2QI48IKMPt3tRtV-8O7b7vm-6_6gVZmUCL</recordid><startdate>20210929</startdate><enddate>20210929</enddate><creator>HOYOUNG YOO</creator><creator>SHIN YERIN</creator><scope>EVB</scope></search><sort><creationdate>20210929</creationdate><title>Area-efficient semi-parallel polar code encoder for long polar codes and implementation method thereof</title><author>HOYOUNG YOO ; SHIN YERIN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR102306927BB13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2021</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CODE CONVERSION IN GENERAL</topic><topic>CODING</topic><topic>DECODING</topic><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>HOYOUNG YOO</creatorcontrib><creatorcontrib>SHIN YERIN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>HOYOUNG YOO</au><au>SHIN YERIN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Area-efficient semi-parallel polar code encoder for long polar codes and implementation method thereof</title><date>2021-09-29</date><risdate>2021</risdate><abstract>The present invention relates to an area-efficient semi-parallel polar code encoder for long polar codes, which applies a bit-dimension permutation circuit design method to reduce hardware complexity of the long polar code and is generalized and intuitive so that the structure of the encoder does not change regardless of a designer, and an implementation method thereof. According to the present invention, the implementation method comprises the following steps: modeling flow of data by dividing the data into a serial dimension and a parallel dimension according to a preset parallel dimension (S10); and implementing a polar code encoder by applying bit-dimension permutation rearranging the data in a modeled n-dimensional space according to permutation coordinates (S20). 본 발명은 비트 차원의 치환(bit-dimension permutation) 회로 설계법을 적용하여 부호의 길이가 긴 폴라 코드의 하드웨어 복잡도를 감소시키며, 설계자에 상관없이 부호기 구조의 변동이 발생하지 않도록 일반화되고 직관적인 부분 병렬 폴라 코드 부호기를 제공하는 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기 및 그 구현 방법에 관한 것이다. 본 발명에 따른 긴 폴라 코드를 위한 면적-효율적인 부분 병렬 폴라 코드 부호기의 구현 방법은 데이터를 미리 설정된 병렬 차원에 따라 직렬 차원(serial dimension)과 병렬 차원(parallel dimension)으로 구분하여 데이터의 흐름을 모델링하는 단계(S10)와 모델링 된 n 차원의 공간 속에 있는 데이터를 치환 좌표에 따라 재배열하는 비트 차원의 치환(bit-dimension permutation)을 적용하여 폴라 코드 부호기를 구현하는 단계(S20)를 포함할 수 있다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR102306927BB1
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
CODE CONVERSION IN GENERAL
CODING
DECODING
ELECTRICITY
title Area-efficient semi-parallel polar code encoder for long polar codes and implementation method thereof
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-12T10%3A19%3A09IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=HOYOUNG%20YOO&rft.date=2021-09-29&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR102306927BB1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true