DIGITAL SIGNAL PROCESSING CIRCUIT

To provide a digital signal processing circuit capable of improving response speed of a processor, capable of suppressing malfunction due to noise, and capable of reducing constraints on kinds of signals capable of exerting these effects.SOLUTION: Whether the input voltage is a signal or not is dete...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: TOYONAGA MASATOSHI
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator TOYONAGA MASATOSHI
description To provide a digital signal processing circuit capable of improving response speed of a processor, capable of suppressing malfunction due to noise, and capable of reducing constraints on kinds of signals capable of exerting these effects.SOLUTION: Whether the input voltage is a signal or not is determined, and a task is executed. The task comprises a first part present before a hold point or before it, and a second part present after the hold point. The hold point is present before a point where a malfunction occurs when the input voltage is an incorrect input. Interlocked with inputting of edge of the input voltage, execution of the first part is started, and a result of the execution of the first part is held when the execution of the first part is completed. When it is determined that the input voltage satisfies a condition under a state where it is not determined that the input voltage is the signal, at least one of that the execution of the first part is stopped and that the result of the execution of the first part is reset is issued.SELECTED DRAWING: Figure 1 【課題】プロセッサの応答速度を向上することができ、ノイズによる誤動作を抑制することができ、これらの効果を発揮することができる信号の種類に対する制約を少なくすることができるデジタル信号処理回路を提供する。【解決手段】入力電圧が信号であるか否かが判定され、タスクが実行される。タスクは、ホールドポイント以前又はそれより前にある第1の部分、及びホールドポイントより後にある第2の部分を備える。ホールドポイントは、入力電圧が誤入力である場合に誤動作が発生するポイントより前にある。入力電圧のエッジが入力されるのに連動して第1の部分の実行が開始され、第1の部分の実行が終了した場合に第1の部分の実行の結果が保持される。入力電圧が信号であると判定されていない状態で入力電圧が条件を満たすと判定された場合に、第1の部分の実行を中止すること、及び第1の部分の実行の結果をリセットすることの少なくとも一方が指令される。【選択図】図1
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_JP2020021359A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>JP2020021359A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_JP2020021359A3</originalsourceid><addsrcrecordid>eNrjZFB08XT3DHH0UQj2dPcDUgFB_s6uwcGefu4Kzp5BzqGeITwMrGmJOcWpvFCam0HJzTXE2UM3tSA_PrW4IDE5NS-1JN4rwMjAyMDAyNDY1NLRmChFAFsSIpg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>DIGITAL SIGNAL PROCESSING CIRCUIT</title><source>esp@cenet</source><creator>TOYONAGA MASATOSHI</creator><creatorcontrib>TOYONAGA MASATOSHI</creatorcontrib><description>To provide a digital signal processing circuit capable of improving response speed of a processor, capable of suppressing malfunction due to noise, and capable of reducing constraints on kinds of signals capable of exerting these effects.SOLUTION: Whether the input voltage is a signal or not is determined, and a task is executed. The task comprises a first part present before a hold point or before it, and a second part present after the hold point. The hold point is present before a point where a malfunction occurs when the input voltage is an incorrect input. Interlocked with inputting of edge of the input voltage, execution of the first part is started, and a result of the execution of the first part is held when the execution of the first part is completed. When it is determined that the input voltage satisfies a condition under a state where it is not determined that the input voltage is the signal, at least one of that the execution of the first part is stopped and that the result of the execution of the first part is reset is issued.SELECTED DRAWING: Figure 1 【課題】プロセッサの応答速度を向上することができ、ノイズによる誤動作を抑制することができ、これらの効果を発揮することができる信号の種類に対する制約を少なくすることができるデジタル信号処理回路を提供する。【解決手段】入力電圧が信号であるか否かが判定され、タスクが実行される。タスクは、ホールドポイント以前又はそれより前にある第1の部分、及びホールドポイントより後にある第2の部分を備える。ホールドポイントは、入力電圧が誤入力である場合に誤動作が発生するポイントより前にある。入力電圧のエッジが入力されるのに連動して第1の部分の実行が開始され、第1の部分の実行が終了した場合に第1の部分の実行の結果が保持される。入力電圧が信号であると判定されていない状態で入力電圧が条件を満たすと判定された場合に、第1の部分の実行を中止すること、及び第1の部分の実行の結果をリセットすることの少なくとも一方が指令される。【選択図】図1</description><language>eng ; jpn</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2020</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20200206&amp;DB=EPODOC&amp;CC=JP&amp;NR=2020021359A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76516</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20200206&amp;DB=EPODOC&amp;CC=JP&amp;NR=2020021359A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>TOYONAGA MASATOSHI</creatorcontrib><title>DIGITAL SIGNAL PROCESSING CIRCUIT</title><description>To provide a digital signal processing circuit capable of improving response speed of a processor, capable of suppressing malfunction due to noise, and capable of reducing constraints on kinds of signals capable of exerting these effects.SOLUTION: Whether the input voltage is a signal or not is determined, and a task is executed. The task comprises a first part present before a hold point or before it, and a second part present after the hold point. The hold point is present before a point where a malfunction occurs when the input voltage is an incorrect input. Interlocked with inputting of edge of the input voltage, execution of the first part is started, and a result of the execution of the first part is held when the execution of the first part is completed. When it is determined that the input voltage satisfies a condition under a state where it is not determined that the input voltage is the signal, at least one of that the execution of the first part is stopped and that the result of the execution of the first part is reset is issued.SELECTED DRAWING: Figure 1 【課題】プロセッサの応答速度を向上することができ、ノイズによる誤動作を抑制することができ、これらの効果を発揮することができる信号の種類に対する制約を少なくすることができるデジタル信号処理回路を提供する。【解決手段】入力電圧が信号であるか否かが判定され、タスクが実行される。タスクは、ホールドポイント以前又はそれより前にある第1の部分、及びホールドポイントより後にある第2の部分を備える。ホールドポイントは、入力電圧が誤入力である場合に誤動作が発生するポイントより前にある。入力電圧のエッジが入力されるのに連動して第1の部分の実行が開始され、第1の部分の実行が終了した場合に第1の部分の実行の結果が保持される。入力電圧が信号であると判定されていない状態で入力電圧が条件を満たすと判定された場合に、第1の部分の実行を中止すること、及び第1の部分の実行の結果をリセットすることの少なくとも一方が指令される。【選択図】図1</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2020</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFB08XT3DHH0UQj2dPcDUgFB_s6uwcGefu4Kzp5BzqGeITwMrGmJOcWpvFCam0HJzTXE2UM3tSA_PrW4IDE5NS-1JN4rwMjAyMDAyNDY1NLRmChFAFsSIpg</recordid><startdate>20200206</startdate><enddate>20200206</enddate><creator>TOYONAGA MASATOSHI</creator><scope>EVB</scope></search><sort><creationdate>20200206</creationdate><title>DIGITAL SIGNAL PROCESSING CIRCUIT</title><author>TOYONAGA MASATOSHI</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_JP2020021359A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; jpn</language><creationdate>2020</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>TOYONAGA MASATOSHI</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>TOYONAGA MASATOSHI</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>DIGITAL SIGNAL PROCESSING CIRCUIT</title><date>2020-02-06</date><risdate>2020</risdate><abstract>To provide a digital signal processing circuit capable of improving response speed of a processor, capable of suppressing malfunction due to noise, and capable of reducing constraints on kinds of signals capable of exerting these effects.SOLUTION: Whether the input voltage is a signal or not is determined, and a task is executed. The task comprises a first part present before a hold point or before it, and a second part present after the hold point. The hold point is present before a point where a malfunction occurs when the input voltage is an incorrect input. Interlocked with inputting of edge of the input voltage, execution of the first part is started, and a result of the execution of the first part is held when the execution of the first part is completed. When it is determined that the input voltage satisfies a condition under a state where it is not determined that the input voltage is the signal, at least one of that the execution of the first part is stopped and that the result of the execution of the first part is reset is issued.SELECTED DRAWING: Figure 1 【課題】プロセッサの応答速度を向上することができ、ノイズによる誤動作を抑制することができ、これらの効果を発揮することができる信号の種類に対する制約を少なくすることができるデジタル信号処理回路を提供する。【解決手段】入力電圧が信号であるか否かが判定され、タスクが実行される。タスクは、ホールドポイント以前又はそれより前にある第1の部分、及びホールドポイントより後にある第2の部分を備える。ホールドポイントは、入力電圧が誤入力である場合に誤動作が発生するポイントより前にある。入力電圧のエッジが入力されるのに連動して第1の部分の実行が開始され、第1の部分の実行が終了した場合に第1の部分の実行の結果が保持される。入力電圧が信号であると判定されていない状態で入力電圧が条件を満たすと判定された場合に、第1の部分の実行を中止すること、及び第1の部分の実行の結果をリセットすることの少なくとも一方が指令される。【選択図】図1</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; jpn
recordid cdi_epo_espacenet_JP2020021359A
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title DIGITAL SIGNAL PROCESSING CIRCUIT
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-15T13%3A01%3A38IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=TOYONAGA%20MASATOSHI&rft.date=2020-02-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EJP2020021359A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true