HIGH-SPEED DIGITAL LOOP TRANSCEIVER

Un émetteur-récepteur numérique à haute vitesse (10, 33) est destiné à être utilisé dans un environnement PBX comprenant des câbles à deux fils torsadés (22) interconnectant des émetteurs-récepteurs similaires, chaque émetteur-récepteur pouvant échanger des informations vocales, de données et de com...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: CAFIERO, LUCA, PRATI, MASSIMO, MAZZOLA, MARIO
Format: Patent
Sprache:eng ; fre ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator CAFIERO, LUCA
PRATI, MASSIMO
MAZZOLA, MARIO
description Un émetteur-récepteur numérique à haute vitesse (10, 33) est destiné à être utilisé dans un environnement PBX comprenant des câbles à deux fils torsadés (22) interconnectant des émetteurs-récepteurs similaires, chaque émetteur-récepteur pouvant échanger des informations vocales, de données et de commande dans un format en paquets par un câble commun à deux fils torsadés (22). En particulier, chaque émetteur-récepteur communique des informations à modulation par impulsions codées en paquets suivant un système de codage AMI (Alternate Mark Inverted) (200), à savoir sans l'introduction d'impulsions de violation bipolaires pour assurer une synchronisation. La synchronisation des séquences est obtenue sur la première impulsion en utilisant un circuit numérique (48) dérivant la synchronisation d'une horloge locale à haute vitesse (54). L'utilisation d'un circuit numérique commandé par une horloge à haute vitesse pour l'acquisition de la synchronisation élimine le besoin d'avoir un code de synchronisation à boucle à phase verrouillée et sa temporisation d'acquisition finie qui l'accompagne. De plus, une section de réception (33) utilise un circuit de sélection de seuil (62) qui commute ou établit des seuils en réponse à une probabilité de l'absence de toute violation bipolaire dans le signal transmis. L'effet d'interférence intersymbole est en outre réduit au minimum en prévoyant une précompensation numérique (16) dans le signal transmis pour maximaliser la vitesse de saut entre des impulsions consécutives. La précompensation est basée sur une connaissance de la configuration binaire et de la quantité d'énergie contenue dans une séquence de bits. A high-speed digital transceiver is provided for use in a PBX environment comprising twisted-pair wire cables interconnecting like transceivers, each transceiver being operative to exchange voice, data and control information in a packetized format over a common twisted-pair cable. Specifically, each transceiver communicates packetized pulse code modulated information in pure Alternate Mark Inverted (AMI) coding, that is, without the introduction of bipolar violation pulses to provide timing. Frame synchronization is acquired on the first pulse by the use of a digital circuit deriving synchronization from a local high-speed clock. The use of a high-speed clock-driven digital circuit for synchronization acquisition eliminates the need for a phase-locked loop synchronization scheme and its concomitant finite acquisition de
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_EP0181346A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>EP0181346A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_EP0181346A13</originalsourceid><addsrcrecordid>eNrjZFD28HT30A0OcHV1UXDxdPcMcfRR8PH3D1AICXL0C3Z29QxzDeJhYE1LzClO5YXS3AwKbq4hzh66qQX58anFBYnJqXmpJfGuAQaGFobGJmaOhsZEKAEADmEiPA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>HIGH-SPEED DIGITAL LOOP TRANSCEIVER</title><source>esp@cenet</source><creator>CAFIERO, LUCA ; PRATI, MASSIMO ; MAZZOLA, MARIO</creator><creatorcontrib>CAFIERO, LUCA ; PRATI, MASSIMO ; MAZZOLA, MARIO</creatorcontrib><description>Un émetteur-récepteur numérique à haute vitesse (10, 33) est destiné à être utilisé dans un environnement PBX comprenant des câbles à deux fils torsadés (22) interconnectant des émetteurs-récepteurs similaires, chaque émetteur-récepteur pouvant échanger des informations vocales, de données et de commande dans un format en paquets par un câble commun à deux fils torsadés (22). En particulier, chaque émetteur-récepteur communique des informations à modulation par impulsions codées en paquets suivant un système de codage AMI (Alternate Mark Inverted) (200), à savoir sans l'introduction d'impulsions de violation bipolaires pour assurer une synchronisation. La synchronisation des séquences est obtenue sur la première impulsion en utilisant un circuit numérique (48) dérivant la synchronisation d'une horloge locale à haute vitesse (54). L'utilisation d'un circuit numérique commandé par une horloge à haute vitesse pour l'acquisition de la synchronisation élimine le besoin d'avoir un code de synchronisation à boucle à phase verrouillée et sa temporisation d'acquisition finie qui l'accompagne. De plus, une section de réception (33) utilise un circuit de sélection de seuil (62) qui commute ou établit des seuils en réponse à une probabilité de l'absence de toute violation bipolaire dans le signal transmis. L'effet d'interférence intersymbole est en outre réduit au minimum en prévoyant une précompensation numérique (16) dans le signal transmis pour maximaliser la vitesse de saut entre des impulsions consécutives. La précompensation est basée sur une connaissance de la configuration binaire et de la quantité d'énergie contenue dans une séquence de bits. A high-speed digital transceiver is provided for use in a PBX environment comprising twisted-pair wire cables interconnecting like transceivers, each transceiver being operative to exchange voice, data and control information in a packetized format over a common twisted-pair cable. Specifically, each transceiver communicates packetized pulse code modulated information in pure Alternate Mark Inverted (AMI) coding, that is, without the introduction of bipolar violation pulses to provide timing. Frame synchronization is acquired on the first pulse by the use of a digital circuit deriving synchronization from a local high-speed clock. The use of a high-speed clock-driven digital circuit for synchronization acquisition eliminates the need for a phase-locked loop synchronization scheme and its concomitant finite acquisition delay. In addition, a receiving section employs a threshold selecting circuit which switches or makes thresholds in response to an expectation of the absence any bipolar violation in the transmitted signal. The effect of intersymbol interference are further minimized by provision of digital precompensation in the transmitted signal to maximize the slew rate between consecutive pulses. The precompensation scheme is based on a knowledge of the bit pattern and the amount of energy contained in a sequence of bits.</description><edition>4</edition><language>eng ; fre ; ger</language><subject>BASIC ELECTRONIC CIRCUITRY ; CODE CONVERSION IN GENERAL ; CODING ; DECODING ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><creationdate>1986</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19860521&amp;DB=EPODOC&amp;CC=EP&amp;NR=0181346A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,309,781,886,25568,76551</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19860521&amp;DB=EPODOC&amp;CC=EP&amp;NR=0181346A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>CAFIERO, LUCA</creatorcontrib><creatorcontrib>PRATI, MASSIMO</creatorcontrib><creatorcontrib>MAZZOLA, MARIO</creatorcontrib><title>HIGH-SPEED DIGITAL LOOP TRANSCEIVER</title><description>Un émetteur-récepteur numérique à haute vitesse (10, 33) est destiné à être utilisé dans un environnement PBX comprenant des câbles à deux fils torsadés (22) interconnectant des émetteurs-récepteurs similaires, chaque émetteur-récepteur pouvant échanger des informations vocales, de données et de commande dans un format en paquets par un câble commun à deux fils torsadés (22). En particulier, chaque émetteur-récepteur communique des informations à modulation par impulsions codées en paquets suivant un système de codage AMI (Alternate Mark Inverted) (200), à savoir sans l'introduction d'impulsions de violation bipolaires pour assurer une synchronisation. La synchronisation des séquences est obtenue sur la première impulsion en utilisant un circuit numérique (48) dérivant la synchronisation d'une horloge locale à haute vitesse (54). L'utilisation d'un circuit numérique commandé par une horloge à haute vitesse pour l'acquisition de la synchronisation élimine le besoin d'avoir un code de synchronisation à boucle à phase verrouillée et sa temporisation d'acquisition finie qui l'accompagne. De plus, une section de réception (33) utilise un circuit de sélection de seuil (62) qui commute ou établit des seuils en réponse à une probabilité de l'absence de toute violation bipolaire dans le signal transmis. L'effet d'interférence intersymbole est en outre réduit au minimum en prévoyant une précompensation numérique (16) dans le signal transmis pour maximaliser la vitesse de saut entre des impulsions consécutives. La précompensation est basée sur une connaissance de la configuration binaire et de la quantité d'énergie contenue dans une séquence de bits. A high-speed digital transceiver is provided for use in a PBX environment comprising twisted-pair wire cables interconnecting like transceivers, each transceiver being operative to exchange voice, data and control information in a packetized format over a common twisted-pair cable. Specifically, each transceiver communicates packetized pulse code modulated information in pure Alternate Mark Inverted (AMI) coding, that is, without the introduction of bipolar violation pulses to provide timing. Frame synchronization is acquired on the first pulse by the use of a digital circuit deriving synchronization from a local high-speed clock. The use of a high-speed clock-driven digital circuit for synchronization acquisition eliminates the need for a phase-locked loop synchronization scheme and its concomitant finite acquisition delay. In addition, a receiving section employs a threshold selecting circuit which switches or makes thresholds in response to an expectation of the absence any bipolar violation in the transmitted signal. The effect of intersymbol interference are further minimized by provision of digital precompensation in the transmitted signal to maximize the slew rate between consecutive pulses. The precompensation scheme is based on a knowledge of the bit pattern and the amount of energy contained in a sequence of bits.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CODE CONVERSION IN GENERAL</subject><subject>CODING</subject><subject>DECODING</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1986</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFD28HT30A0OcHV1UXDxdPcMcfRR8PH3D1AICXL0C3Z29QxzDeJhYE1LzClO5YXS3AwKbq4hzh66qQX58anFBYnJqXmpJfGuAQaGFobGJmaOhsZEKAEADmEiPA</recordid><startdate>19860521</startdate><enddate>19860521</enddate><creator>CAFIERO, LUCA</creator><creator>PRATI, MASSIMO</creator><creator>MAZZOLA, MARIO</creator><scope>EVB</scope></search><sort><creationdate>19860521</creationdate><title>HIGH-SPEED DIGITAL LOOP TRANSCEIVER</title><author>CAFIERO, LUCA ; PRATI, MASSIMO ; MAZZOLA, MARIO</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_EP0181346A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre ; ger</language><creationdate>1986</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CODE CONVERSION IN GENERAL</topic><topic>CODING</topic><topic>DECODING</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>CAFIERO, LUCA</creatorcontrib><creatorcontrib>PRATI, MASSIMO</creatorcontrib><creatorcontrib>MAZZOLA, MARIO</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>CAFIERO, LUCA</au><au>PRATI, MASSIMO</au><au>MAZZOLA, MARIO</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>HIGH-SPEED DIGITAL LOOP TRANSCEIVER</title><date>1986-05-21</date><risdate>1986</risdate><abstract>Un émetteur-récepteur numérique à haute vitesse (10, 33) est destiné à être utilisé dans un environnement PBX comprenant des câbles à deux fils torsadés (22) interconnectant des émetteurs-récepteurs similaires, chaque émetteur-récepteur pouvant échanger des informations vocales, de données et de commande dans un format en paquets par un câble commun à deux fils torsadés (22). En particulier, chaque émetteur-récepteur communique des informations à modulation par impulsions codées en paquets suivant un système de codage AMI (Alternate Mark Inverted) (200), à savoir sans l'introduction d'impulsions de violation bipolaires pour assurer une synchronisation. La synchronisation des séquences est obtenue sur la première impulsion en utilisant un circuit numérique (48) dérivant la synchronisation d'une horloge locale à haute vitesse (54). L'utilisation d'un circuit numérique commandé par une horloge à haute vitesse pour l'acquisition de la synchronisation élimine le besoin d'avoir un code de synchronisation à boucle à phase verrouillée et sa temporisation d'acquisition finie qui l'accompagne. De plus, une section de réception (33) utilise un circuit de sélection de seuil (62) qui commute ou établit des seuils en réponse à une probabilité de l'absence de toute violation bipolaire dans le signal transmis. L'effet d'interférence intersymbole est en outre réduit au minimum en prévoyant une précompensation numérique (16) dans le signal transmis pour maximaliser la vitesse de saut entre des impulsions consécutives. La précompensation est basée sur une connaissance de la configuration binaire et de la quantité d'énergie contenue dans une séquence de bits. A high-speed digital transceiver is provided for use in a PBX environment comprising twisted-pair wire cables interconnecting like transceivers, each transceiver being operative to exchange voice, data and control information in a packetized format over a common twisted-pair cable. Specifically, each transceiver communicates packetized pulse code modulated information in pure Alternate Mark Inverted (AMI) coding, that is, without the introduction of bipolar violation pulses to provide timing. Frame synchronization is acquired on the first pulse by the use of a digital circuit deriving synchronization from a local high-speed clock. The use of a high-speed clock-driven digital circuit for synchronization acquisition eliminates the need for a phase-locked loop synchronization scheme and its concomitant finite acquisition delay. In addition, a receiving section employs a threshold selecting circuit which switches or makes thresholds in response to an expectation of the absence any bipolar violation in the transmitted signal. The effect of intersymbol interference are further minimized by provision of digital precompensation in the transmitted signal to maximize the slew rate between consecutive pulses. The precompensation scheme is based on a knowledge of the bit pattern and the amount of energy contained in a sequence of bits.</abstract><edition>4</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre ; ger
recordid cdi_epo_espacenet_EP0181346A1
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
CODE CONVERSION IN GENERAL
CODING
DECODING
ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION
title HIGH-SPEED DIGITAL LOOP TRANSCEIVER
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-16T13%3A52%3A51IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=CAFIERO,%20LUCA&rft.date=1986-05-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EEP0181346A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true