VORSPANNUNGSSCHALTUNG FÜR PEGELUMSETZER MIT ISOLATION, SCHALTKREIS UND VERFAHREN
Ein Schaltkreis, der Folgendes beinhaltet:einen Pegelumsetzer (250), der mit einem ersten Knoten gekoppelt ist; undeine Vorspannungsschaltung (210), die mit dem Pegelumsetzer (250) gekoppelt ist, wobei die Vorspannungsschaltung (210) Folgendes beinhaltet:einen Diodenstapel (228), der mit dem ersten...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Ein Schaltkreis, der Folgendes beinhaltet:einen Pegelumsetzer (250), der mit einem ersten Knoten gekoppelt ist; undeine Vorspannungsschaltung (210), die mit dem Pegelumsetzer (250) gekoppelt ist, wobei die Vorspannungsschaltung (210) Folgendes beinhaltet:einen Diodenstapel (228), der mit dem ersten Knoten (120) gekoppelt ist, die Vorspannungsschaltung zum Ausgeben eines Vorspannungssignals an dem ersten Knoten (201);einen Transistor; undeine Zeitgeberkomponente (204) und eine Stromquelle (222), wobei die Zeitgeberkomponente (204) mit dem Transistor (P4) gekoppelt ist, wobei die Stromquelle (222) konfiguriert ist, um während eines Zeitabschnitts, wie von der Zeitgeberkomponente (204) bestimmt, Strom in den Diodenstapel (228) einzuspeisen, wobei die Vorspannungsschaltung (210) konfiguriert ist, um ein Signal an den Pegelumsetzer (250) auszugeben, um einen Ausgang des Pegelumsetzers (250) nach dem Einschalten des Schaltkreises für eine festgelegte Zeitdauer in einem bekannten Zustand zu halten.
A circuit includes a biasing circuit that includes a load circuit coupled to a first node. The biasing circuit can output a biasing signal on the first node. The biasing circuit also includes a timer component and a current source. An input of the timer component is coupled to receive an isolation signal. The current source is configured to inject current for a period of time into the load circuit in response to a transition of the ISO signal between a high voltage and a low voltage. The biasing circuit also includes circuitry to generate an isolation delayed (ISO_DEL) signal. The ISO_DEL signal has a high voltage in response to the biasing signal being within a first threshold level and the ISO_DEL signal has a low voltage in response to the biasing signal being within a second threshold level. The biasing circuit outputs the ISO_DEL signal. |
---|