Reduzieren des Energieverbrauchs von Uncore-Schaltkreisen eines Prozessors

Ein Mehrkern-Prozessor, welcher umfasst: eine Vielzahl an Kernen (110) und einen Uncore aufweist, wobei der Uncore wenigstens einen Cachespeicher, eine Vielzahl von Logikeinheiten, aufweisend einen Router (130), eine Energiesteuereinheit (150) und wenigstens eine weitere Logikeinheit aufweist, wobei...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Balasub-Ramanian, Srikanth, Thomas, Tessil, Shrimali, Satish, Ganesan, Baskaran
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator Balasub-Ramanian, Srikanth
Thomas, Tessil
Shrimali, Satish
Ganesan, Baskaran
description Ein Mehrkern-Prozessor, welcher umfasst: eine Vielzahl an Kernen (110) und einen Uncore aufweist, wobei der Uncore wenigstens einen Cachespeicher, eine Vielzahl von Logikeinheiten, aufweisend einen Router (130), eine Energiesteuereinheit (150) und wenigstens eine weitere Logikeinheit aufweist, wobei die Energiesteuereinheit (150) wenigstens eine der Vielzahl von Logikeinheiten und den wenigstens einen Cachespeicher des Uncore taktsteuern soll, wenn der Mehrkernprozessor in einem Niedrigenergiezustand ist, nachdem eine erste Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, nach der Transaktionen auf einem ersten Kanal verhindert wurden, und nachdem eine zweite Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, wobei die Energiesteuereinheit eingehende Transaktionen von einem oder mehreren Kanälen außerhalb des Sockels vor dem Taktsteuern verhindern soll. In one embodiment, a multi-core processor includes multiple cores and an uncore, where the uncore includes various logic units including a cache memory, a router, and a power control unit (PCU). The PCU can clock gate at least one of the logic units and the cache memory when the multi-core processor is in a low power state to thus reduce dynamic power consumption.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE112011105298B4</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE112011105298B4</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE112011105298B43</originalsourceid><addsrcrecordid>eNrjZPAKSk0prcpMLUrNU0hJLVZwzUstSs9MLUstSipKLE3OKFYoy89TCM1Lzi9K1Q1OzkjMKckuSs0sBipPzcwDaggoyq9KLS7OLyrmYWBNS8wpTuWF0twMqm6uIc4euqkF-fGpxQWJyal5qSXxLq6GhkYGhoaGBqZGlhZOJsbEqgMAIZo3WA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Reduzieren des Energieverbrauchs von Uncore-Schaltkreisen eines Prozessors</title><source>esp@cenet</source><creator>Balasub-Ramanian, Srikanth ; Thomas, Tessil ; Shrimali, Satish ; Ganesan, Baskaran</creator><creatorcontrib>Balasub-Ramanian, Srikanth ; Thomas, Tessil ; Shrimali, Satish ; Ganesan, Baskaran</creatorcontrib><description>Ein Mehrkern-Prozessor, welcher umfasst: eine Vielzahl an Kernen (110) und einen Uncore aufweist, wobei der Uncore wenigstens einen Cachespeicher, eine Vielzahl von Logikeinheiten, aufweisend einen Router (130), eine Energiesteuereinheit (150) und wenigstens eine weitere Logikeinheit aufweist, wobei die Energiesteuereinheit (150) wenigstens eine der Vielzahl von Logikeinheiten und den wenigstens einen Cachespeicher des Uncore taktsteuern soll, wenn der Mehrkernprozessor in einem Niedrigenergiezustand ist, nachdem eine erste Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, nach der Transaktionen auf einem ersten Kanal verhindert wurden, und nachdem eine zweite Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, wobei die Energiesteuereinheit eingehende Transaktionen von einem oder mehreren Kanälen außerhalb des Sockels vor dem Taktsteuern verhindern soll. In one embodiment, a multi-core processor includes multiple cores and an uncore, where the uncore includes various logic units including a cache memory, a router, and a power control unit (PCU). The PCU can clock gate at least one of the logic units and the cache memory when the multi-core processor is in a low power state to thus reduce dynamic power consumption.</description><language>ger</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170629&amp;DB=EPODOC&amp;CC=DE&amp;NR=112011105298B4$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20170629&amp;DB=EPODOC&amp;CC=DE&amp;NR=112011105298B4$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Balasub-Ramanian, Srikanth</creatorcontrib><creatorcontrib>Thomas, Tessil</creatorcontrib><creatorcontrib>Shrimali, Satish</creatorcontrib><creatorcontrib>Ganesan, Baskaran</creatorcontrib><title>Reduzieren des Energieverbrauchs von Uncore-Schaltkreisen eines Prozessors</title><description>Ein Mehrkern-Prozessor, welcher umfasst: eine Vielzahl an Kernen (110) und einen Uncore aufweist, wobei der Uncore wenigstens einen Cachespeicher, eine Vielzahl von Logikeinheiten, aufweisend einen Router (130), eine Energiesteuereinheit (150) und wenigstens eine weitere Logikeinheit aufweist, wobei die Energiesteuereinheit (150) wenigstens eine der Vielzahl von Logikeinheiten und den wenigstens einen Cachespeicher des Uncore taktsteuern soll, wenn der Mehrkernprozessor in einem Niedrigenergiezustand ist, nachdem eine erste Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, nach der Transaktionen auf einem ersten Kanal verhindert wurden, und nachdem eine zweite Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, wobei die Energiesteuereinheit eingehende Transaktionen von einem oder mehreren Kanälen außerhalb des Sockels vor dem Taktsteuern verhindern soll. In one embodiment, a multi-core processor includes multiple cores and an uncore, where the uncore includes various logic units including a cache memory, a router, and a power control unit (PCU). The PCU can clock gate at least one of the logic units and the cache memory when the multi-core processor is in a low power state to thus reduce dynamic power consumption.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZPAKSk0prcpMLUrNU0hJLVZwzUstSs9MLUstSipKLE3OKFYoy89TCM1Lzi9K1Q1OzkjMKckuSs0sBipPzcwDaggoyq9KLS7OLyrmYWBNS8wpTuWF0twMqm6uIc4euqkF-fGpxQWJyal5qSXxLq6GhkYGhoaGBqZGlhZOJsbEqgMAIZo3WA</recordid><startdate>20170629</startdate><enddate>20170629</enddate><creator>Balasub-Ramanian, Srikanth</creator><creator>Thomas, Tessil</creator><creator>Shrimali, Satish</creator><creator>Ganesan, Baskaran</creator><scope>EVB</scope></search><sort><creationdate>20170629</creationdate><title>Reduzieren des Energieverbrauchs von Uncore-Schaltkreisen eines Prozessors</title><author>Balasub-Ramanian, Srikanth ; Thomas, Tessil ; Shrimali, Satish ; Ganesan, Baskaran</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE112011105298B43</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2017</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>Balasub-Ramanian, Srikanth</creatorcontrib><creatorcontrib>Thomas, Tessil</creatorcontrib><creatorcontrib>Shrimali, Satish</creatorcontrib><creatorcontrib>Ganesan, Baskaran</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Balasub-Ramanian, Srikanth</au><au>Thomas, Tessil</au><au>Shrimali, Satish</au><au>Ganesan, Baskaran</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Reduzieren des Energieverbrauchs von Uncore-Schaltkreisen eines Prozessors</title><date>2017-06-29</date><risdate>2017</risdate><abstract>Ein Mehrkern-Prozessor, welcher umfasst: eine Vielzahl an Kernen (110) und einen Uncore aufweist, wobei der Uncore wenigstens einen Cachespeicher, eine Vielzahl von Logikeinheiten, aufweisend einen Router (130), eine Energiesteuereinheit (150) und wenigstens eine weitere Logikeinheit aufweist, wobei die Energiesteuereinheit (150) wenigstens eine der Vielzahl von Logikeinheiten und den wenigstens einen Cachespeicher des Uncore taktsteuern soll, wenn der Mehrkernprozessor in einem Niedrigenergiezustand ist, nachdem eine erste Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, nach der Transaktionen auf einem ersten Kanal verhindert wurden, und nachdem eine zweite Zeitperiode aufgetreten ist, in der die Vielzahl von Logikeinheiten dauerhaft von Transaktionen geleert war, wobei die Energiesteuereinheit eingehende Transaktionen von einem oder mehreren Kanälen außerhalb des Sockels vor dem Taktsteuern verhindern soll. In one embodiment, a multi-core processor includes multiple cores and an uncore, where the uncore includes various logic units including a cache memory, a router, and a power control unit (PCU). The PCU can clock gate at least one of the logic units and the cache memory when the multi-core processor is in a low power state to thus reduce dynamic power consumption.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE112011105298B4
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title Reduzieren des Energieverbrauchs von Uncore-Schaltkreisen eines Prozessors
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-18T18%3A50%3A12IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Balasub-Ramanian,%20Srikanth&rft.date=2017-06-29&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE112011105298B4%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true