Digital circuit verification method, especially for verification of multiplication structure containing circuits, in which a reference circuit is first matched to the circuit to be verified to speed the verification process

Method for verifying digital circuits, whereby a digital circuit (6) that is to be verified is compared with a reference description (5) so that by use of equivalence testing errors can be detected in the digital circuit. Accordingly, from a number of different possible circuit implementations (7),...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MUELLER-BRAHMS, MARTIN, HOERETH, STEFAN, RUDLOF, THOMAS
Format: Patent
Sprache:eng ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator MUELLER-BRAHMS, MARTIN
HOERETH, STEFAN
RUDLOF, THOMAS
description Method for verifying digital circuits, whereby a digital circuit (6) that is to be verified is compared with a reference description (5) so that by use of equivalence testing errors can be detected in the digital circuit. Accordingly, from a number of different possible circuit implementations (7), the one that most closely matches with the circuit to be verified is selected and used to replace the reference circuit. Lastly equivalence testing takes place between the selected circuit and the digital circuit to be verified. Independent claims are included for; (1) a device for verification of digital circuits; (2) computer program; and (3) implementation of the method. Zur Verifikation von digitalen Schaltungen, welche insbesondere Multipliziererstrukturen aufweisen können, wird eine Äquivalenzprüfung zwischen der digitalen Schaltung (6) und einer Referenzbeschreibung (5) dieser digitalen Schaltung derart vorgeschlagen, dass zunächst für die in der digitalen Schaltung (6) implementierten Multipliziererstrukturen jeweils die realisierte Implementierungsalternative von mehreren vorgegebenen unterschiedlichen Implementierungsalternativen (7) ermittelt und in die Referenzbeschreibung (5) anstelle der jeweiligen Multiplikationsfunktion eingesetzt wird, um anschließend mit der somit geänderten Referenzbeschreibung die Äquivalenzprüfung durchzuführen. Auf diese Weise kann die strukturelle Übereinstimmung zwischen der Referenzbeschreibung und der zu verifizierenden digitalen Schaltung deutlich erhöht werden, was das Verifikationsverfahren insgesamt beschleunigt.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE10239782A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE10239782A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE10239782A13</originalsourceid><addsrcrecordid>eNqNjz1uAkEMhbdJEUHu4PQgsVCElAgW5QDp0WDeMJZmZ1YeL4jT5irZKBBEl8o_78nv83P1tZGjmIvEotyL0QkqXtiZ5EQtLOTDhFA6sLgYL-SzPnqyp7aPJl28bYppz9YriHMyJ0nS8Xa_TEgSnYNwIEcKD0Vi_MVLIS9ajFpnHHAgy2Thrg_jHleAX3VA-2kCHrE6zYxSxtWTd7Hg5VpH1eu2-Vx_TNHl3fCWYyTYbtPUs_ni_W05X9WL_3i-AUonbcs</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Digital circuit verification method, especially for verification of multiplication structure containing circuits, in which a reference circuit is first matched to the circuit to be verified to speed the verification process</title><source>esp@cenet</source><creator>MUELLER-BRAHMS, MARTIN ; HOERETH, STEFAN ; RUDLOF, THOMAS</creator><creatorcontrib>MUELLER-BRAHMS, MARTIN ; HOERETH, STEFAN ; RUDLOF, THOMAS</creatorcontrib><description>Method for verifying digital circuits, whereby a digital circuit (6) that is to be verified is compared with a reference description (5) so that by use of equivalence testing errors can be detected in the digital circuit. Accordingly, from a number of different possible circuit implementations (7), the one that most closely matches with the circuit to be verified is selected and used to replace the reference circuit. Lastly equivalence testing takes place between the selected circuit and the digital circuit to be verified. Independent claims are included for; (1) a device for verification of digital circuits; (2) computer program; and (3) implementation of the method. Zur Verifikation von digitalen Schaltungen, welche insbesondere Multipliziererstrukturen aufweisen können, wird eine Äquivalenzprüfung zwischen der digitalen Schaltung (6) und einer Referenzbeschreibung (5) dieser digitalen Schaltung derart vorgeschlagen, dass zunächst für die in der digitalen Schaltung (6) implementierten Multipliziererstrukturen jeweils die realisierte Implementierungsalternative von mehreren vorgegebenen unterschiedlichen Implementierungsalternativen (7) ermittelt und in die Referenzbeschreibung (5) anstelle der jeweiligen Multiplikationsfunktion eingesetzt wird, um anschließend mit der somit geänderten Referenzbeschreibung die Äquivalenzprüfung durchzuführen. Auf diese Weise kann die strukturelle Übereinstimmung zwischen der Referenzbeschreibung und der zu verifizierenden digitalen Schaltung deutlich erhöht werden, was das Verifikationsverfahren insgesamt beschleunigt.</description><edition>7</edition><language>eng ; ger</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2004</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20040318&amp;DB=EPODOC&amp;CC=DE&amp;NR=10239782A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20040318&amp;DB=EPODOC&amp;CC=DE&amp;NR=10239782A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>MUELLER-BRAHMS, MARTIN</creatorcontrib><creatorcontrib>HOERETH, STEFAN</creatorcontrib><creatorcontrib>RUDLOF, THOMAS</creatorcontrib><title>Digital circuit verification method, especially for verification of multiplication structure containing circuits, in which a reference circuit is first matched to the circuit to be verified to speed the verification process</title><description>Method for verifying digital circuits, whereby a digital circuit (6) that is to be verified is compared with a reference description (5) so that by use of equivalence testing errors can be detected in the digital circuit. Accordingly, from a number of different possible circuit implementations (7), the one that most closely matches with the circuit to be verified is selected and used to replace the reference circuit. Lastly equivalence testing takes place between the selected circuit and the digital circuit to be verified. Independent claims are included for; (1) a device for verification of digital circuits; (2) computer program; and (3) implementation of the method. Zur Verifikation von digitalen Schaltungen, welche insbesondere Multipliziererstrukturen aufweisen können, wird eine Äquivalenzprüfung zwischen der digitalen Schaltung (6) und einer Referenzbeschreibung (5) dieser digitalen Schaltung derart vorgeschlagen, dass zunächst für die in der digitalen Schaltung (6) implementierten Multipliziererstrukturen jeweils die realisierte Implementierungsalternative von mehreren vorgegebenen unterschiedlichen Implementierungsalternativen (7) ermittelt und in die Referenzbeschreibung (5) anstelle der jeweiligen Multiplikationsfunktion eingesetzt wird, um anschließend mit der somit geänderten Referenzbeschreibung die Äquivalenzprüfung durchzuführen. Auf diese Weise kann die strukturelle Übereinstimmung zwischen der Referenzbeschreibung und der zu verifizierenden digitalen Schaltung deutlich erhöht werden, was das Verifikationsverfahren insgesamt beschleunigt.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2004</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjz1uAkEMhbdJEUHu4PQgsVCElAgW5QDp0WDeMJZmZ1YeL4jT5irZKBBEl8o_78nv83P1tZGjmIvEotyL0QkqXtiZ5EQtLOTDhFA6sLgYL-SzPnqyp7aPJl28bYppz9YriHMyJ0nS8Xa_TEgSnYNwIEcKD0Vi_MVLIS9ajFpnHHAgy2Thrg_jHleAX3VA-2kCHrE6zYxSxtWTd7Hg5VpH1eu2-Vx_TNHl3fCWYyTYbtPUs_ni_W05X9WL_3i-AUonbcs</recordid><startdate>20040318</startdate><enddate>20040318</enddate><creator>MUELLER-BRAHMS, MARTIN</creator><creator>HOERETH, STEFAN</creator><creator>RUDLOF, THOMAS</creator><scope>EVB</scope></search><sort><creationdate>20040318</creationdate><title>Digital circuit verification method, especially for verification of multiplication structure containing circuits, in which a reference circuit is first matched to the circuit to be verified to speed the verification process</title><author>MUELLER-BRAHMS, MARTIN ; HOERETH, STEFAN ; RUDLOF, THOMAS</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE10239782A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; ger</language><creationdate>2004</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>MUELLER-BRAHMS, MARTIN</creatorcontrib><creatorcontrib>HOERETH, STEFAN</creatorcontrib><creatorcontrib>RUDLOF, THOMAS</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>MUELLER-BRAHMS, MARTIN</au><au>HOERETH, STEFAN</au><au>RUDLOF, THOMAS</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Digital circuit verification method, especially for verification of multiplication structure containing circuits, in which a reference circuit is first matched to the circuit to be verified to speed the verification process</title><date>2004-03-18</date><risdate>2004</risdate><abstract>Method for verifying digital circuits, whereby a digital circuit (6) that is to be verified is compared with a reference description (5) so that by use of equivalence testing errors can be detected in the digital circuit. Accordingly, from a number of different possible circuit implementations (7), the one that most closely matches with the circuit to be verified is selected and used to replace the reference circuit. Lastly equivalence testing takes place between the selected circuit and the digital circuit to be verified. Independent claims are included for; (1) a device for verification of digital circuits; (2) computer program; and (3) implementation of the method. Zur Verifikation von digitalen Schaltungen, welche insbesondere Multipliziererstrukturen aufweisen können, wird eine Äquivalenzprüfung zwischen der digitalen Schaltung (6) und einer Referenzbeschreibung (5) dieser digitalen Schaltung derart vorgeschlagen, dass zunächst für die in der digitalen Schaltung (6) implementierten Multipliziererstrukturen jeweils die realisierte Implementierungsalternative von mehreren vorgegebenen unterschiedlichen Implementierungsalternativen (7) ermittelt und in die Referenzbeschreibung (5) anstelle der jeweiligen Multiplikationsfunktion eingesetzt wird, um anschließend mit der somit geänderten Referenzbeschreibung die Äquivalenzprüfung durchzuführen. Auf diese Weise kann die strukturelle Übereinstimmung zwischen der Referenzbeschreibung und der zu verifizierenden digitalen Schaltung deutlich erhöht werden, was das Verifikationsverfahren insgesamt beschleunigt.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; ger
recordid cdi_epo_espacenet_DE10239782A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title Digital circuit verification method, especially for verification of multiplication structure containing circuits, in which a reference circuit is first matched to the circuit to be verified to speed the verification process
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-25T16%3A30%3A08IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=MUELLER-BRAHMS,%20MARTIN&rft.date=2004-03-18&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE10239782A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true