Verunreinigungssteuerung für Herstellungsverfahren eingebetteter ferroelektrischer Bauelemente

Ein Herstellungsverfahren eines ferroelektrischen Bauelements ist beschrieben, bei dem Verunreinigungssubstanzen des ferroelektrischen Bauelements (z. B. Pb, Zr, Ti und Ir), die nicht kompatibel mit Standard-CMOS-Herstellungsverfahren sind, streng gesteuert werden. Inbesondere wurden spezifische Ätz...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GILBERT, STEPHEN R, COLOMBO, LUIGI, SUMMERFELT, SCOTT, HURD, TRACE Q, MIRKARIMI, LAURA W
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator GILBERT, STEPHEN R
COLOMBO, LUIGI
SUMMERFELT, SCOTT
HURD, TRACE Q
MIRKARIMI, LAURA W
description Ein Herstellungsverfahren eines ferroelektrischen Bauelements ist beschrieben, bei dem Verunreinigungssubstanzen des ferroelektrischen Bauelements (z. B. Pb, Zr, Ti und Ir), die nicht kompatibel mit Standard-CMOS-Herstellungsverfahren sind, streng gesteuert werden. Inbesondere wurden spezifische Ätzchemien entwickelt, um nicht kompatible Substanzen von der Rückseiten- und Kantenoberfläche des Subtrats zu entfernen, nachdem ein ferroelektrisches Bauelement gebildet wurde. Zusätzlich kann eine Opferschicht über der unteren und der Kantenoberfläche (und bei einigen Ausführungsbeispielen der Vorderseitenkantenausschlußzonenoberfläche) des Substrats angebracht werden, um die Entfernung schwer zu ätzender Verunreinigungsstoffe (z. B. Ir) zu unterstützen. Auf diese Weise kann das Herstellungsverfahren des ferroelektrischen Bauelements in ein Standardhalbleiterherstellungsverfahren integriert werden, wodurch ferroelektrische Bauelemente ohne ein wesentliches Risiko einer gegenseitigen Verunreinigung durch gemeinschaftlich verwendete Ausrüstung (z. B. Schrittgeber, Meßgeräte und dergleichen) gemeinsam mit integrierten Halbleiterschaltungen gebildet werden können. A ferroelectric device fabrication process is described in which ferroelectric device contaminant substances (e.g., Pb, Zr, Ti, and Ir) that are incompatible with standard CMOS fabrication processes are tightly controlled. In particular, specific etch chemistries have been developed to remove incompatible substances from the backside and edge surfaces of the substrate after a ferroelectric device has been formed. In addition, a sacrificial layer may be disposed over the bottom and edge surfaces (and, in some embodiments, the frontside edge exclusion zone surface) of the substrate to assist in the removal of difficult-to-etch contaminants (e.g., Ir). In this way, the ferroelectric device fabrication process may be integrated with a standard semiconductor fabrication process, whereby ferroelectric devices may be formed together with semiconductor integrated circuits without substantial risk of cross-contamination through shared equipment (e.g., steppers, metrology tools, and the like).
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE10231192A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE10231192A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE10231192A13</originalsourceid><addsrcrecordid>eNqNijsOwjAUBN1QIOAO5gBIOKko-QTlAIjWMtHasWKc6PmZ09FxMRyJA1CtdmaWQt9BORJ89C5HlxIjz8RJ-3mTbEGFhDCrF8ianhBlqR0eYAaDpAXRiICByaeuL-RkcvlPRMZaLKwJCZvfrsT22tzO7Q7TqJEm0yGC9aVR-6pW6lAdVf1P8wVJLD_0</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Verunreinigungssteuerung für Herstellungsverfahren eingebetteter ferroelektrischer Bauelemente</title><source>esp@cenet</source><creator>GILBERT, STEPHEN R ; COLOMBO, LUIGI ; SUMMERFELT, SCOTT ; HURD, TRACE Q ; MIRKARIMI, LAURA W</creator><creatorcontrib>GILBERT, STEPHEN R ; COLOMBO, LUIGI ; SUMMERFELT, SCOTT ; HURD, TRACE Q ; MIRKARIMI, LAURA W</creatorcontrib><description>Ein Herstellungsverfahren eines ferroelektrischen Bauelements ist beschrieben, bei dem Verunreinigungssubstanzen des ferroelektrischen Bauelements (z. B. Pb, Zr, Ti und Ir), die nicht kompatibel mit Standard-CMOS-Herstellungsverfahren sind, streng gesteuert werden. Inbesondere wurden spezifische Ätzchemien entwickelt, um nicht kompatible Substanzen von der Rückseiten- und Kantenoberfläche des Subtrats zu entfernen, nachdem ein ferroelektrisches Bauelement gebildet wurde. Zusätzlich kann eine Opferschicht über der unteren und der Kantenoberfläche (und bei einigen Ausführungsbeispielen der Vorderseitenkantenausschlußzonenoberfläche) des Substrats angebracht werden, um die Entfernung schwer zu ätzender Verunreinigungsstoffe (z. B. Ir) zu unterstützen. Auf diese Weise kann das Herstellungsverfahren des ferroelektrischen Bauelements in ein Standardhalbleiterherstellungsverfahren integriert werden, wodurch ferroelektrische Bauelemente ohne ein wesentliches Risiko einer gegenseitigen Verunreinigung durch gemeinschaftlich verwendete Ausrüstung (z. B. Schrittgeber, Meßgeräte und dergleichen) gemeinsam mit integrierten Halbleiterschaltungen gebildet werden können. A ferroelectric device fabrication process is described in which ferroelectric device contaminant substances (e.g., Pb, Zr, Ti, and Ir) that are incompatible with standard CMOS fabrication processes are tightly controlled. In particular, specific etch chemistries have been developed to remove incompatible substances from the backside and edge surfaces of the substrate after a ferroelectric device has been formed. In addition, a sacrificial layer may be disposed over the bottom and edge surfaces (and, in some embodiments, the frontside edge exclusion zone surface) of the substrate to assist in the removal of difficult-to-etch contaminants (e.g., Ir). In this way, the ferroelectric device fabrication process may be integrated with a standard semiconductor fabrication process, whereby ferroelectric devices may be formed together with semiconductor integrated circuits without substantial risk of cross-contamination through shared equipment (e.g., steppers, metrology tools, and the like).</description><edition>7</edition><language>ger</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2003</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20030306&amp;DB=EPODOC&amp;CC=DE&amp;NR=10231192A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20030306&amp;DB=EPODOC&amp;CC=DE&amp;NR=10231192A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>GILBERT, STEPHEN R</creatorcontrib><creatorcontrib>COLOMBO, LUIGI</creatorcontrib><creatorcontrib>SUMMERFELT, SCOTT</creatorcontrib><creatorcontrib>HURD, TRACE Q</creatorcontrib><creatorcontrib>MIRKARIMI, LAURA W</creatorcontrib><title>Verunreinigungssteuerung für Herstellungsverfahren eingebetteter ferroelektrischer Bauelemente</title><description>Ein Herstellungsverfahren eines ferroelektrischen Bauelements ist beschrieben, bei dem Verunreinigungssubstanzen des ferroelektrischen Bauelements (z. B. Pb, Zr, Ti und Ir), die nicht kompatibel mit Standard-CMOS-Herstellungsverfahren sind, streng gesteuert werden. Inbesondere wurden spezifische Ätzchemien entwickelt, um nicht kompatible Substanzen von der Rückseiten- und Kantenoberfläche des Subtrats zu entfernen, nachdem ein ferroelektrisches Bauelement gebildet wurde. Zusätzlich kann eine Opferschicht über der unteren und der Kantenoberfläche (und bei einigen Ausführungsbeispielen der Vorderseitenkantenausschlußzonenoberfläche) des Substrats angebracht werden, um die Entfernung schwer zu ätzender Verunreinigungsstoffe (z. B. Ir) zu unterstützen. Auf diese Weise kann das Herstellungsverfahren des ferroelektrischen Bauelements in ein Standardhalbleiterherstellungsverfahren integriert werden, wodurch ferroelektrische Bauelemente ohne ein wesentliches Risiko einer gegenseitigen Verunreinigung durch gemeinschaftlich verwendete Ausrüstung (z. B. Schrittgeber, Meßgeräte und dergleichen) gemeinsam mit integrierten Halbleiterschaltungen gebildet werden können. A ferroelectric device fabrication process is described in which ferroelectric device contaminant substances (e.g., Pb, Zr, Ti, and Ir) that are incompatible with standard CMOS fabrication processes are tightly controlled. In particular, specific etch chemistries have been developed to remove incompatible substances from the backside and edge surfaces of the substrate after a ferroelectric device has been formed. In addition, a sacrificial layer may be disposed over the bottom and edge surfaces (and, in some embodiments, the frontside edge exclusion zone surface) of the substrate to assist in the removal of difficult-to-etch contaminants (e.g., Ir). In this way, the ferroelectric device fabrication process may be integrated with a standard semiconductor fabrication process, whereby ferroelectric devices may be formed together with semiconductor integrated circuits without substantial risk of cross-contamination through shared equipment (e.g., steppers, metrology tools, and the like).</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2003</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNijsOwjAUBN1QIOAO5gBIOKko-QTlAIjWMtHasWKc6PmZ09FxMRyJA1CtdmaWQt9BORJ89C5HlxIjz8RJ-3mTbEGFhDCrF8ianhBlqR0eYAaDpAXRiICByaeuL-RkcvlPRMZaLKwJCZvfrsT22tzO7Q7TqJEm0yGC9aVR-6pW6lAdVf1P8wVJLD_0</recordid><startdate>20030306</startdate><enddate>20030306</enddate><creator>GILBERT, STEPHEN R</creator><creator>COLOMBO, LUIGI</creator><creator>SUMMERFELT, SCOTT</creator><creator>HURD, TRACE Q</creator><creator>MIRKARIMI, LAURA W</creator><scope>EVB</scope></search><sort><creationdate>20030306</creationdate><title>Verunreinigungssteuerung für Herstellungsverfahren eingebetteter ferroelektrischer Bauelemente</title><author>GILBERT, STEPHEN R ; COLOMBO, LUIGI ; SUMMERFELT, SCOTT ; HURD, TRACE Q ; MIRKARIMI, LAURA W</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE10231192A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2003</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>GILBERT, STEPHEN R</creatorcontrib><creatorcontrib>COLOMBO, LUIGI</creatorcontrib><creatorcontrib>SUMMERFELT, SCOTT</creatorcontrib><creatorcontrib>HURD, TRACE Q</creatorcontrib><creatorcontrib>MIRKARIMI, LAURA W</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>GILBERT, STEPHEN R</au><au>COLOMBO, LUIGI</au><au>SUMMERFELT, SCOTT</au><au>HURD, TRACE Q</au><au>MIRKARIMI, LAURA W</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Verunreinigungssteuerung für Herstellungsverfahren eingebetteter ferroelektrischer Bauelemente</title><date>2003-03-06</date><risdate>2003</risdate><abstract>Ein Herstellungsverfahren eines ferroelektrischen Bauelements ist beschrieben, bei dem Verunreinigungssubstanzen des ferroelektrischen Bauelements (z. B. Pb, Zr, Ti und Ir), die nicht kompatibel mit Standard-CMOS-Herstellungsverfahren sind, streng gesteuert werden. Inbesondere wurden spezifische Ätzchemien entwickelt, um nicht kompatible Substanzen von der Rückseiten- und Kantenoberfläche des Subtrats zu entfernen, nachdem ein ferroelektrisches Bauelement gebildet wurde. Zusätzlich kann eine Opferschicht über der unteren und der Kantenoberfläche (und bei einigen Ausführungsbeispielen der Vorderseitenkantenausschlußzonenoberfläche) des Substrats angebracht werden, um die Entfernung schwer zu ätzender Verunreinigungsstoffe (z. B. Ir) zu unterstützen. Auf diese Weise kann das Herstellungsverfahren des ferroelektrischen Bauelements in ein Standardhalbleiterherstellungsverfahren integriert werden, wodurch ferroelektrische Bauelemente ohne ein wesentliches Risiko einer gegenseitigen Verunreinigung durch gemeinschaftlich verwendete Ausrüstung (z. B. Schrittgeber, Meßgeräte und dergleichen) gemeinsam mit integrierten Halbleiterschaltungen gebildet werden können. A ferroelectric device fabrication process is described in which ferroelectric device contaminant substances (e.g., Pb, Zr, Ti, and Ir) that are incompatible with standard CMOS fabrication processes are tightly controlled. In particular, specific etch chemistries have been developed to remove incompatible substances from the backside and edge surfaces of the substrate after a ferroelectric device has been formed. In addition, a sacrificial layer may be disposed over the bottom and edge surfaces (and, in some embodiments, the frontside edge exclusion zone surface) of the substrate to assist in the removal of difficult-to-etch contaminants (e.g., Ir). In this way, the ferroelectric device fabrication process may be integrated with a standard semiconductor fabrication process, whereby ferroelectric devices may be formed together with semiconductor integrated circuits without substantial risk of cross-contamination through shared equipment (e.g., steppers, metrology tools, and the like).</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE10231192A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title Verunreinigungssteuerung für Herstellungsverfahren eingebetteter ferroelektrischer Bauelemente
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-05T18%3A29%3A26IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=GILBERT,%20STEPHEN%20R&rft.date=2003-03-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE10231192A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true