Leistungselektronische Schaltungsanordnung sowie Verfahren zum Anordnen eines Strommesswiderstands in einer solchen Schaltungsanordnung

Die Erfindung betrifft eine leistungselektronische Schaltungsanordnung (10), aufweisend einen plattenförmigen Schaltungsträger (12), der ein elektrisch isolierendes Substrat (14) und an einer Flachseite (15) des Substrats (14) eine Leiterbahnanordnung (16) und ein oder mehrere Bauelemente (18) aufwe...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Kolodziej, Markus, Greif, Andreas, Duchrau, Matthias, Krella, Uwe
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator Kolodziej, Markus
Greif, Andreas
Duchrau, Matthias
Krella, Uwe
description Die Erfindung betrifft eine leistungselektronische Schaltungsanordnung (10), aufweisend einen plattenförmigen Schaltungsträger (12), der ein elektrisch isolierendes Substrat (14) und an einer Flachseite (15) des Substrats (14) eine Leiterbahnanordnung (16) und ein oder mehrere Bauelemente (18) aufweist; eine Stromschiene (20) zum Leiten eines elektrischen Stroms von oder zu einer Leiterbahn der Leiterbahnanordnung (16) des Schaltungsträgers (12); und einen Strommesswiderstand (22), über den die Stromschiene (20) und die betreffende Leiterbahn elektrisch miteinander verbunden sind, um eine Messung des Stroms durch Abgriff einer am Strommesswiderstand (22) abfallenden Messspannung zu ermöglichen. Zur Erzielung einer guten elektrischen und thermischen Anbindung des Strommesswiderstands (22) bei gleichzeitig kostengünstiger Aufbau- und Verbindungstechnik ist erfindungsgemäß vorgesehen, dass die Stromschiene (20) einen in einem vertikalen Abstand (d) zu einer Flachseite (24) der Leiterbahnanordnung (16) befindlichen und im Wesentlichen parallel zu dieser Flachseite (24) orientierten Oberflächenabschnitt (26) aufweist, und dass der Strommesswiderstand (22) zwischen dem genannten Oberflächenabschnitt (26) der Stromschiene (20) und einem Oberflächenabschnitt (28) einer betreffenden Leiterbahn der Leiterbahnanordnung (16) zwischengefügt und mit diesen Oberflächenabschnitten (26, 28) verbunden ist. Ferner schlägt die Erfindung ein Verfahren zum Anordnen eines Strommesswiderstands (22) in einer leistungselektronischen Schaltungsanordnung (10) vor. The invention relates to a power-electronic circuit arrangement (10), having a flat circuit carrier (12), which has an electrically insulating substrate (14) and, on a flat side (15) of the substrate (14), a conductor track arrangement (16) and one or more components (18); a bus bar (20) for conducting an electric current from or to a conductor track of the conductor track arrangement (16) of the circuit carrier (12); and a current measuring resistor (22) via which the bus bar (20) and the conductor track in question are electrically connected to one another in order to enable the current to be measured by tapping a measurement voltage present at the current measuring resistor (22). To achieve a good electric and thermal connection of the current measuring resistor (22) while at the same time using low-cost construction and connection technology, the invention proposes that the bus bar (20) has a surface portion (26) locate
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102022211474A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102022211474A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102022211474A13</originalsourceid><addsrcrecordid>eNqNjL0KwjAUhbs4iPoOWRyFJhaci1Yc3CquJbRHG0xvSm5KwRfwtQ3V0cHp_PLNk9cZhsNAd4bFI3hHhusWoqxbbadek_MNRSfYjQbiCn_TrQeJ59CJfFpjgCGwKCOh68A8mgaeg6aGhfmsPgJsZNMv-DKZ3bRlrL66SNbH4rI_bdC7CtzrGoRQHQqZqlQpJWW2y3K5_ff3BpQqT_I</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Leistungselektronische Schaltungsanordnung sowie Verfahren zum Anordnen eines Strommesswiderstands in einer solchen Schaltungsanordnung</title><source>esp@cenet</source><creator>Kolodziej, Markus ; Greif, Andreas ; Duchrau, Matthias ; Krella, Uwe</creator><creatorcontrib>Kolodziej, Markus ; Greif, Andreas ; Duchrau, Matthias ; Krella, Uwe</creatorcontrib><description>Die Erfindung betrifft eine leistungselektronische Schaltungsanordnung (10), aufweisend einen plattenförmigen Schaltungsträger (12), der ein elektrisch isolierendes Substrat (14) und an einer Flachseite (15) des Substrats (14) eine Leiterbahnanordnung (16) und ein oder mehrere Bauelemente (18) aufweist; eine Stromschiene (20) zum Leiten eines elektrischen Stroms von oder zu einer Leiterbahn der Leiterbahnanordnung (16) des Schaltungsträgers (12); und einen Strommesswiderstand (22), über den die Stromschiene (20) und die betreffende Leiterbahn elektrisch miteinander verbunden sind, um eine Messung des Stroms durch Abgriff einer am Strommesswiderstand (22) abfallenden Messspannung zu ermöglichen. Zur Erzielung einer guten elektrischen und thermischen Anbindung des Strommesswiderstands (22) bei gleichzeitig kostengünstiger Aufbau- und Verbindungstechnik ist erfindungsgemäß vorgesehen, dass die Stromschiene (20) einen in einem vertikalen Abstand (d) zu einer Flachseite (24) der Leiterbahnanordnung (16) befindlichen und im Wesentlichen parallel zu dieser Flachseite (24) orientierten Oberflächenabschnitt (26) aufweist, und dass der Strommesswiderstand (22) zwischen dem genannten Oberflächenabschnitt (26) der Stromschiene (20) und einem Oberflächenabschnitt (28) einer betreffenden Leiterbahn der Leiterbahnanordnung (16) zwischengefügt und mit diesen Oberflächenabschnitten (26, 28) verbunden ist. Ferner schlägt die Erfindung ein Verfahren zum Anordnen eines Strommesswiderstands (22) in einer leistungselektronischen Schaltungsanordnung (10) vor. The invention relates to a power-electronic circuit arrangement (10), having a flat circuit carrier (12), which has an electrically insulating substrate (14) and, on a flat side (15) of the substrate (14), a conductor track arrangement (16) and one or more components (18); a bus bar (20) for conducting an electric current from or to a conductor track of the conductor track arrangement (16) of the circuit carrier (12); and a current measuring resistor (22) via which the bus bar (20) and the conductor track in question are electrically connected to one another in order to enable the current to be measured by tapping a measurement voltage present at the current measuring resistor (22). To achieve a good electric and thermal connection of the current measuring resistor (22) while at the same time using low-cost construction and connection technology, the invention proposes that the bus bar (20) has a surface portion (26) located at a vertical distance (d) to a flat side (24) of the conductor track arrangement (16) and oriented substantially parallel to said flat side (24), and that the current measuring resistor (22) is interposed between said surface portion (26) of the bus bar (20) and a surface portion (28) of a conductor track in question of the conductor track arrangement (16) and is connected to said surface portions (26, 28). The invention furthermore proposes a method for arranging a current measuring resistor (22) in a power-electronic circuit arrangement (10).</description><language>ger</language><subject>MEASURING ; MEASURING ELECTRIC VARIABLES ; MEASURING MAGNETIC VARIABLES ; PHYSICS ; TESTING</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240508&amp;DB=EPODOC&amp;CC=DE&amp;NR=102022211474A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76289</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240508&amp;DB=EPODOC&amp;CC=DE&amp;NR=102022211474A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Kolodziej, Markus</creatorcontrib><creatorcontrib>Greif, Andreas</creatorcontrib><creatorcontrib>Duchrau, Matthias</creatorcontrib><creatorcontrib>Krella, Uwe</creatorcontrib><title>Leistungselektronische Schaltungsanordnung sowie Verfahren zum Anordnen eines Strommesswiderstands in einer solchen Schaltungsanordnung</title><description>Die Erfindung betrifft eine leistungselektronische Schaltungsanordnung (10), aufweisend einen plattenförmigen Schaltungsträger (12), der ein elektrisch isolierendes Substrat (14) und an einer Flachseite (15) des Substrats (14) eine Leiterbahnanordnung (16) und ein oder mehrere Bauelemente (18) aufweist; eine Stromschiene (20) zum Leiten eines elektrischen Stroms von oder zu einer Leiterbahn der Leiterbahnanordnung (16) des Schaltungsträgers (12); und einen Strommesswiderstand (22), über den die Stromschiene (20) und die betreffende Leiterbahn elektrisch miteinander verbunden sind, um eine Messung des Stroms durch Abgriff einer am Strommesswiderstand (22) abfallenden Messspannung zu ermöglichen. Zur Erzielung einer guten elektrischen und thermischen Anbindung des Strommesswiderstands (22) bei gleichzeitig kostengünstiger Aufbau- und Verbindungstechnik ist erfindungsgemäß vorgesehen, dass die Stromschiene (20) einen in einem vertikalen Abstand (d) zu einer Flachseite (24) der Leiterbahnanordnung (16) befindlichen und im Wesentlichen parallel zu dieser Flachseite (24) orientierten Oberflächenabschnitt (26) aufweist, und dass der Strommesswiderstand (22) zwischen dem genannten Oberflächenabschnitt (26) der Stromschiene (20) und einem Oberflächenabschnitt (28) einer betreffenden Leiterbahn der Leiterbahnanordnung (16) zwischengefügt und mit diesen Oberflächenabschnitten (26, 28) verbunden ist. Ferner schlägt die Erfindung ein Verfahren zum Anordnen eines Strommesswiderstands (22) in einer leistungselektronischen Schaltungsanordnung (10) vor. The invention relates to a power-electronic circuit arrangement (10), having a flat circuit carrier (12), which has an electrically insulating substrate (14) and, on a flat side (15) of the substrate (14), a conductor track arrangement (16) and one or more components (18); a bus bar (20) for conducting an electric current from or to a conductor track of the conductor track arrangement (16) of the circuit carrier (12); and a current measuring resistor (22) via which the bus bar (20) and the conductor track in question are electrically connected to one another in order to enable the current to be measured by tapping a measurement voltage present at the current measuring resistor (22). To achieve a good electric and thermal connection of the current measuring resistor (22) while at the same time using low-cost construction and connection technology, the invention proposes that the bus bar (20) has a surface portion (26) located at a vertical distance (d) to a flat side (24) of the conductor track arrangement (16) and oriented substantially parallel to said flat side (24), and that the current measuring resistor (22) is interposed between said surface portion (26) of the bus bar (20) and a surface portion (28) of a conductor track in question of the conductor track arrangement (16) and is connected to said surface portions (26, 28). The invention furthermore proposes a method for arranging a current measuring resistor (22) in a power-electronic circuit arrangement (10).</description><subject>MEASURING</subject><subject>MEASURING ELECTRIC VARIABLES</subject><subject>MEASURING MAGNETIC VARIABLES</subject><subject>PHYSICS</subject><subject>TESTING</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjL0KwjAUhbs4iPoOWRyFJhaci1Yc3CquJbRHG0xvSm5KwRfwtQ3V0cHp_PLNk9cZhsNAd4bFI3hHhusWoqxbbadek_MNRSfYjQbiCn_TrQeJ59CJfFpjgCGwKCOh68A8mgaeg6aGhfmsPgJsZNMv-DKZ3bRlrL66SNbH4rI_bdC7CtzrGoRQHQqZqlQpJWW2y3K5_ff3BpQqT_I</recordid><startdate>20240508</startdate><enddate>20240508</enddate><creator>Kolodziej, Markus</creator><creator>Greif, Andreas</creator><creator>Duchrau, Matthias</creator><creator>Krella, Uwe</creator><scope>EVB</scope></search><sort><creationdate>20240508</creationdate><title>Leistungselektronische Schaltungsanordnung sowie Verfahren zum Anordnen eines Strommesswiderstands in einer solchen Schaltungsanordnung</title><author>Kolodziej, Markus ; Greif, Andreas ; Duchrau, Matthias ; Krella, Uwe</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102022211474A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2024</creationdate><topic>MEASURING</topic><topic>MEASURING ELECTRIC VARIABLES</topic><topic>MEASURING MAGNETIC VARIABLES</topic><topic>PHYSICS</topic><topic>TESTING</topic><toplevel>online_resources</toplevel><creatorcontrib>Kolodziej, Markus</creatorcontrib><creatorcontrib>Greif, Andreas</creatorcontrib><creatorcontrib>Duchrau, Matthias</creatorcontrib><creatorcontrib>Krella, Uwe</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Kolodziej, Markus</au><au>Greif, Andreas</au><au>Duchrau, Matthias</au><au>Krella, Uwe</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Leistungselektronische Schaltungsanordnung sowie Verfahren zum Anordnen eines Strommesswiderstands in einer solchen Schaltungsanordnung</title><date>2024-05-08</date><risdate>2024</risdate><abstract>Die Erfindung betrifft eine leistungselektronische Schaltungsanordnung (10), aufweisend einen plattenförmigen Schaltungsträger (12), der ein elektrisch isolierendes Substrat (14) und an einer Flachseite (15) des Substrats (14) eine Leiterbahnanordnung (16) und ein oder mehrere Bauelemente (18) aufweist; eine Stromschiene (20) zum Leiten eines elektrischen Stroms von oder zu einer Leiterbahn der Leiterbahnanordnung (16) des Schaltungsträgers (12); und einen Strommesswiderstand (22), über den die Stromschiene (20) und die betreffende Leiterbahn elektrisch miteinander verbunden sind, um eine Messung des Stroms durch Abgriff einer am Strommesswiderstand (22) abfallenden Messspannung zu ermöglichen. Zur Erzielung einer guten elektrischen und thermischen Anbindung des Strommesswiderstands (22) bei gleichzeitig kostengünstiger Aufbau- und Verbindungstechnik ist erfindungsgemäß vorgesehen, dass die Stromschiene (20) einen in einem vertikalen Abstand (d) zu einer Flachseite (24) der Leiterbahnanordnung (16) befindlichen und im Wesentlichen parallel zu dieser Flachseite (24) orientierten Oberflächenabschnitt (26) aufweist, und dass der Strommesswiderstand (22) zwischen dem genannten Oberflächenabschnitt (26) der Stromschiene (20) und einem Oberflächenabschnitt (28) einer betreffenden Leiterbahn der Leiterbahnanordnung (16) zwischengefügt und mit diesen Oberflächenabschnitten (26, 28) verbunden ist. Ferner schlägt die Erfindung ein Verfahren zum Anordnen eines Strommesswiderstands (22) in einer leistungselektronischen Schaltungsanordnung (10) vor. The invention relates to a power-electronic circuit arrangement (10), having a flat circuit carrier (12), which has an electrically insulating substrate (14) and, on a flat side (15) of the substrate (14), a conductor track arrangement (16) and one or more components (18); a bus bar (20) for conducting an electric current from or to a conductor track of the conductor track arrangement (16) of the circuit carrier (12); and a current measuring resistor (22) via which the bus bar (20) and the conductor track in question are electrically connected to one another in order to enable the current to be measured by tapping a measurement voltage present at the current measuring resistor (22). To achieve a good electric and thermal connection of the current measuring resistor (22) while at the same time using low-cost construction and connection technology, the invention proposes that the bus bar (20) has a surface portion (26) located at a vertical distance (d) to a flat side (24) of the conductor track arrangement (16) and oriented substantially parallel to said flat side (24), and that the current measuring resistor (22) is interposed between said surface portion (26) of the bus bar (20) and a surface portion (28) of a conductor track in question of the conductor track arrangement (16) and is connected to said surface portions (26, 28). The invention furthermore proposes a method for arranging a current measuring resistor (22) in a power-electronic circuit arrangement (10).</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE102022211474A1
source esp@cenet
subjects MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
TESTING
title Leistungselektronische Schaltungsanordnung sowie Verfahren zum Anordnen eines Strommesswiderstands in einer solchen Schaltungsanordnung
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-06T07%3A49%3A36IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Kolodziej,%20Markus&rft.date=2024-05-08&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102022211474A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true