Verfahren zur Programmierung einer programmierbaren Gatteranordnung in einem verteilten Computersystem

Zur Programmierung einer ersten programmierbaren Gatteranordnung, beispielsweise eines ersten FPGAs, in einem verteilten Computersystem ist eine Einrichtung einer ersten Konfigurationslogik auf der ersten programmierbaren Gatteranordnung vorgesehen. Die erste Konfigurationslogik ist eingerichtet, vo...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Kalte, Heiko, Agne, Andreas, Lubeley, Dominik, Schlenger, Marc
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator Kalte, Heiko
Agne, Andreas
Lubeley, Dominik
Schlenger, Marc
description Zur Programmierung einer ersten programmierbaren Gatteranordnung, beispielsweise eines ersten FPGAs, in einem verteilten Computersystem ist eine Einrichtung einer ersten Konfigurationslogik auf der ersten programmierbaren Gatteranordnung vorgesehen. Die erste Konfigurationslogik ist eingerichtet, von einer Konfigurationssoftware einen ersten Anwenderbitstrom zur Einrichtung einer ersten Anwenderlogik auf der ersten programmierbaren Gatteranordnung entgegenzunehmen und den ersten Anwenderbitstrom auf einem Festspeicher der ersten programmierbaren Gatteranordnung zu speichern, um anschließend auf der ersten programmierbaren Gatteranordnung eine erste Anwenderlogik gemäß den Vorgaben aus dem ersten Anwenderbitstrom einzurichten. In einer Ausbaustufe der Erfindung ist außerdem eine Einrichtung einer Programmierlogik auf der ersten programmierbaren Gatteranordnung vorgesehen zur Programmierung einer zweiten programmierbaren Gatteranordnung, die zumindest mit der ersten programmierbaren Gatteranordnung zu einer Daisy Chain verschaltet ist. To program a first programmable gate array, for example a first FPGA, in a distributed computer system, a configuration of a first configuration logic on the first programmable gate array is provided. The first configuration logic is configured to receive a first user bitstream from a configuration software for configuring a first user logic on the first programmable gate array and to store the first user bitstream on a non-volatile memory of the first programmable gate array for the purpose of subsequently configuring a first user logic on the first programmable gate array according to the specifications from the first user bitstream. In an expansion stage of the invention, a configuration of a programming logic on the first programmable gate array is also provided for programming a second programmable gate array, which is connected to the first programmable gate array to form a daisy chain.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102020116872A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102020116872A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102020116872A13</originalsourceid><addsrcrecordid>eNqNyrEKwjAUheEuDqK-QxZHwVRQV6lVRwdxLVc9rYHmJtwkgj69rQiucoYfDt8wq8-Qmu4CVq8k6iiuEbLWQBI3CoYhyv_OC_VyTzFCiJ3cuGeGP9KqByTCtLEzhbM-dSo8Q4QdZ4Oa2oDJt6NsuitPxWEG7yoET1cwYrUt9TzvpvVyvco3evGvewNTfULC</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Verfahren zur Programmierung einer programmierbaren Gatteranordnung in einem verteilten Computersystem</title><source>esp@cenet</source><creator>Kalte, Heiko ; Agne, Andreas ; Lubeley, Dominik ; Schlenger, Marc</creator><creatorcontrib>Kalte, Heiko ; Agne, Andreas ; Lubeley, Dominik ; Schlenger, Marc</creatorcontrib><description>Zur Programmierung einer ersten programmierbaren Gatteranordnung, beispielsweise eines ersten FPGAs, in einem verteilten Computersystem ist eine Einrichtung einer ersten Konfigurationslogik auf der ersten programmierbaren Gatteranordnung vorgesehen. Die erste Konfigurationslogik ist eingerichtet, von einer Konfigurationssoftware einen ersten Anwenderbitstrom zur Einrichtung einer ersten Anwenderlogik auf der ersten programmierbaren Gatteranordnung entgegenzunehmen und den ersten Anwenderbitstrom auf einem Festspeicher der ersten programmierbaren Gatteranordnung zu speichern, um anschließend auf der ersten programmierbaren Gatteranordnung eine erste Anwenderlogik gemäß den Vorgaben aus dem ersten Anwenderbitstrom einzurichten. In einer Ausbaustufe der Erfindung ist außerdem eine Einrichtung einer Programmierlogik auf der ersten programmierbaren Gatteranordnung vorgesehen zur Programmierung einer zweiten programmierbaren Gatteranordnung, die zumindest mit der ersten programmierbaren Gatteranordnung zu einer Daisy Chain verschaltet ist. To program a first programmable gate array, for example a first FPGA, in a distributed computer system, a configuration of a first configuration logic on the first programmable gate array is provided. The first configuration logic is configured to receive a first user bitstream from a configuration software for configuring a first user logic on the first programmable gate array and to store the first user bitstream on a non-volatile memory of the first programmable gate array for the purpose of subsequently configuring a first user logic on the first programmable gate array according to the specifications from the first user bitstream. In an expansion stage of the invention, a configuration of a programming logic on the first programmable gate array is also provided for programming a second programmable gate array, which is connected to the first programmable gate array to form a daisy chain.</description><language>ger</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2021</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20210930&amp;DB=EPODOC&amp;CC=DE&amp;NR=102020116872A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,309,782,887,25573,76557</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20210930&amp;DB=EPODOC&amp;CC=DE&amp;NR=102020116872A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Kalte, Heiko</creatorcontrib><creatorcontrib>Agne, Andreas</creatorcontrib><creatorcontrib>Lubeley, Dominik</creatorcontrib><creatorcontrib>Schlenger, Marc</creatorcontrib><title>Verfahren zur Programmierung einer programmierbaren Gatteranordnung in einem verteilten Computersystem</title><description>Zur Programmierung einer ersten programmierbaren Gatteranordnung, beispielsweise eines ersten FPGAs, in einem verteilten Computersystem ist eine Einrichtung einer ersten Konfigurationslogik auf der ersten programmierbaren Gatteranordnung vorgesehen. Die erste Konfigurationslogik ist eingerichtet, von einer Konfigurationssoftware einen ersten Anwenderbitstrom zur Einrichtung einer ersten Anwenderlogik auf der ersten programmierbaren Gatteranordnung entgegenzunehmen und den ersten Anwenderbitstrom auf einem Festspeicher der ersten programmierbaren Gatteranordnung zu speichern, um anschließend auf der ersten programmierbaren Gatteranordnung eine erste Anwenderlogik gemäß den Vorgaben aus dem ersten Anwenderbitstrom einzurichten. In einer Ausbaustufe der Erfindung ist außerdem eine Einrichtung einer Programmierlogik auf der ersten programmierbaren Gatteranordnung vorgesehen zur Programmierung einer zweiten programmierbaren Gatteranordnung, die zumindest mit der ersten programmierbaren Gatteranordnung zu einer Daisy Chain verschaltet ist. To program a first programmable gate array, for example a first FPGA, in a distributed computer system, a configuration of a first configuration logic on the first programmable gate array is provided. The first configuration logic is configured to receive a first user bitstream from a configuration software for configuring a first user logic on the first programmable gate array and to store the first user bitstream on a non-volatile memory of the first programmable gate array for the purpose of subsequently configuring a first user logic on the first programmable gate array according to the specifications from the first user bitstream. In an expansion stage of the invention, a configuration of a programming logic on the first programmable gate array is also provided for programming a second programmable gate array, which is connected to the first programmable gate array to form a daisy chain.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2021</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNyrEKwjAUheEuDqK-QxZHwVRQV6lVRwdxLVc9rYHmJtwkgj69rQiucoYfDt8wq8-Qmu4CVq8k6iiuEbLWQBI3CoYhyv_OC_VyTzFCiJ3cuGeGP9KqByTCtLEzhbM-dSo8Q4QdZ4Oa2oDJt6NsuitPxWEG7yoET1cwYrUt9TzvpvVyvco3evGvewNTfULC</recordid><startdate>20210930</startdate><enddate>20210930</enddate><creator>Kalte, Heiko</creator><creator>Agne, Andreas</creator><creator>Lubeley, Dominik</creator><creator>Schlenger, Marc</creator><scope>EVB</scope></search><sort><creationdate>20210930</creationdate><title>Verfahren zur Programmierung einer programmierbaren Gatteranordnung in einem verteilten Computersystem</title><author>Kalte, Heiko ; Agne, Andreas ; Lubeley, Dominik ; Schlenger, Marc</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102020116872A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2021</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>Kalte, Heiko</creatorcontrib><creatorcontrib>Agne, Andreas</creatorcontrib><creatorcontrib>Lubeley, Dominik</creatorcontrib><creatorcontrib>Schlenger, Marc</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Kalte, Heiko</au><au>Agne, Andreas</au><au>Lubeley, Dominik</au><au>Schlenger, Marc</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Verfahren zur Programmierung einer programmierbaren Gatteranordnung in einem verteilten Computersystem</title><date>2021-09-30</date><risdate>2021</risdate><abstract>Zur Programmierung einer ersten programmierbaren Gatteranordnung, beispielsweise eines ersten FPGAs, in einem verteilten Computersystem ist eine Einrichtung einer ersten Konfigurationslogik auf der ersten programmierbaren Gatteranordnung vorgesehen. Die erste Konfigurationslogik ist eingerichtet, von einer Konfigurationssoftware einen ersten Anwenderbitstrom zur Einrichtung einer ersten Anwenderlogik auf der ersten programmierbaren Gatteranordnung entgegenzunehmen und den ersten Anwenderbitstrom auf einem Festspeicher der ersten programmierbaren Gatteranordnung zu speichern, um anschließend auf der ersten programmierbaren Gatteranordnung eine erste Anwenderlogik gemäß den Vorgaben aus dem ersten Anwenderbitstrom einzurichten. In einer Ausbaustufe der Erfindung ist außerdem eine Einrichtung einer Programmierlogik auf der ersten programmierbaren Gatteranordnung vorgesehen zur Programmierung einer zweiten programmierbaren Gatteranordnung, die zumindest mit der ersten programmierbaren Gatteranordnung zu einer Daisy Chain verschaltet ist. To program a first programmable gate array, for example a first FPGA, in a distributed computer system, a configuration of a first configuration logic on the first programmable gate array is provided. The first configuration logic is configured to receive a first user bitstream from a configuration software for configuring a first user logic on the first programmable gate array and to store the first user bitstream on a non-volatile memory of the first programmable gate array for the purpose of subsequently configuring a first user logic on the first programmable gate array according to the specifications from the first user bitstream. In an expansion stage of the invention, a configuration of a programming logic on the first programmable gate array is also provided for programming a second programmable gate array, which is connected to the first programmable gate array to form a daisy chain.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE102020116872A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title Verfahren zur Programmierung einer programmierbaren Gatteranordnung in einem verteilten Computersystem
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-03T02%3A57%3A13IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Kalte,%20Heiko&rft.date=2021-09-30&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102020116872A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true