Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem

Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem, mit: einer Dateneingabestufe zum Empfangen eines Mittelspannungsdatenbussignals von einer Master-Vorrichtung und zum Bereitstellen eines Mittelspannungsdatensignals an einen Datensignalpegelabwärtsschieber, der ein entsprechendes N...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MISSONI, ALBERT, PICHLER, MATTHIAS
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator MISSONI, ALBERT
PICHLER, MATTHIAS
description Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem, mit: einer Dateneingabestufe zum Empfangen eines Mittelspannungsdatenbussignals von einer Master-Vorrichtung und zum Bereitstellen eines Mittelspannungsdatensignals an einen Datensignalpegelabwärtsschieber, der ein entsprechendes Niederspannungsdatensignal erzeugt; eine Takteingabestufe zum Empfangen eines Mittelspannungstaktbussignals von der Master-Vorrichtung und zum Bereitstellen eines Mittelspannungstaktsignals an einem Taktsignalpegelabwärtsschieber, der ein entsprechendes Niederspannungstaktsignal erzeugt; eine Schnittstellenlogik, die das Niederspannungstaktsignal und das Niederspannungsdatensignal empfängt und eine oder mehrere logische Operationen ausführt, um basierend darauf ein oder mehrere Niederspannungsausgabedatensignale zu erzeugen; ein Synchronisationsverzögerungsflipflop mit einem Verzögerungsflipflopdateneingang, einem Verzögerungsflipfloptakteingang und einem Verzögerungsflipfloptaktausgang, worin ein asynchrones Mittelspannungsausgabedatensignal dem Verzögerungsdatenflipflopeingang zugeführt wird, worin ein Mittelspannungsausgabetaktsignal dem Verzögerungsflipfloptakteingang zugeführt wird und worin der Verzögerungsflipflopdatenausgang ein synchrones Mittelspannungsausgabedatensignal bereitstellt; und eine Datenausgabestufe, die ein Mittelspannungsdatenbussignal an die Master-Vorrichtung sendet, worin das synchrone Mittelspannungsausgabesignal der Datenausgabestufe zugeführt wird. A slave device for a serial synchronous full duplex bus system, which has a data input stage, a clock input stage, an interface logic, a synchronization delay flip-flop, and a data output stage. The slave device is manufactured using nanometer technologies. Also, a method for operating the slave device.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102014218028A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102014218028A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102014218028A13</originalsourceid><addsrcrecordid>eNrjZHAJzkksS9UNyy8qykzOKCnNS1dIO7ynSCE1M0-hOLUoMzUnJ7VYR6G4Mi85oyg_L7VYISw_JyeltCAntSKptLi4srgkNZeHgTUtMac4lRdKczOourmGOHvophbkx6cWFyQmp-allsS7uBoaGBkYmhgZWhgYWTgaGhOrDgAVPjXz</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem</title><source>esp@cenet</source><creator>MISSONI, ALBERT ; PICHLER, MATTHIAS</creator><creatorcontrib>MISSONI, ALBERT ; PICHLER, MATTHIAS</creatorcontrib><description>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem, mit: einer Dateneingabestufe zum Empfangen eines Mittelspannungsdatenbussignals von einer Master-Vorrichtung und zum Bereitstellen eines Mittelspannungsdatensignals an einen Datensignalpegelabwärtsschieber, der ein entsprechendes Niederspannungsdatensignal erzeugt; eine Takteingabestufe zum Empfangen eines Mittelspannungstaktbussignals von der Master-Vorrichtung und zum Bereitstellen eines Mittelspannungstaktsignals an einem Taktsignalpegelabwärtsschieber, der ein entsprechendes Niederspannungstaktsignal erzeugt; eine Schnittstellenlogik, die das Niederspannungstaktsignal und das Niederspannungsdatensignal empfängt und eine oder mehrere logische Operationen ausführt, um basierend darauf ein oder mehrere Niederspannungsausgabedatensignale zu erzeugen; ein Synchronisationsverzögerungsflipflop mit einem Verzögerungsflipflopdateneingang, einem Verzögerungsflipfloptakteingang und einem Verzögerungsflipfloptaktausgang, worin ein asynchrones Mittelspannungsausgabedatensignal dem Verzögerungsdatenflipflopeingang zugeführt wird, worin ein Mittelspannungsausgabetaktsignal dem Verzögerungsflipfloptakteingang zugeführt wird und worin der Verzögerungsflipflopdatenausgang ein synchrones Mittelspannungsausgabedatensignal bereitstellt; und eine Datenausgabestufe, die ein Mittelspannungsdatenbussignal an die Master-Vorrichtung sendet, worin das synchrone Mittelspannungsausgabesignal der Datenausgabestufe zugeführt wird. A slave device for a serial synchronous full duplex bus system, which has a data input stage, a clock input stage, an interface logic, a synchronization delay flip-flop, and a data output stage. The slave device is manufactured using nanometer technologies. Also, a method for operating the slave device.</description><language>ger</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2016</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20160310&amp;DB=EPODOC&amp;CC=DE&amp;NR=102014218028A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20160310&amp;DB=EPODOC&amp;CC=DE&amp;NR=102014218028A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>MISSONI, ALBERT</creatorcontrib><creatorcontrib>PICHLER, MATTHIAS</creatorcontrib><title>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem</title><description>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem, mit: einer Dateneingabestufe zum Empfangen eines Mittelspannungsdatenbussignals von einer Master-Vorrichtung und zum Bereitstellen eines Mittelspannungsdatensignals an einen Datensignalpegelabwärtsschieber, der ein entsprechendes Niederspannungsdatensignal erzeugt; eine Takteingabestufe zum Empfangen eines Mittelspannungstaktbussignals von der Master-Vorrichtung und zum Bereitstellen eines Mittelspannungstaktsignals an einem Taktsignalpegelabwärtsschieber, der ein entsprechendes Niederspannungstaktsignal erzeugt; eine Schnittstellenlogik, die das Niederspannungstaktsignal und das Niederspannungsdatensignal empfängt und eine oder mehrere logische Operationen ausführt, um basierend darauf ein oder mehrere Niederspannungsausgabedatensignale zu erzeugen; ein Synchronisationsverzögerungsflipflop mit einem Verzögerungsflipflopdateneingang, einem Verzögerungsflipfloptakteingang und einem Verzögerungsflipfloptaktausgang, worin ein asynchrones Mittelspannungsausgabedatensignal dem Verzögerungsdatenflipflopeingang zugeführt wird, worin ein Mittelspannungsausgabetaktsignal dem Verzögerungsflipfloptakteingang zugeführt wird und worin der Verzögerungsflipflopdatenausgang ein synchrones Mittelspannungsausgabedatensignal bereitstellt; und eine Datenausgabestufe, die ein Mittelspannungsdatenbussignal an die Master-Vorrichtung sendet, worin das synchrone Mittelspannungsausgabesignal der Datenausgabestufe zugeführt wird. A slave device for a serial synchronous full duplex bus system, which has a data input stage, a clock input stage, an interface logic, a synchronization delay flip-flop, and a data output stage. The slave device is manufactured using nanometer technologies. Also, a method for operating the slave device.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2016</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZHAJzkksS9UNyy8qykzOKCnNS1dIO7ynSCE1M0-hOLUoMzUnJ7VYR6G4Mi85oyg_L7VYISw_JyeltCAntSKptLi4srgkNZeHgTUtMac4lRdKczOourmGOHvophbkx6cWFyQmp-allsS7uBoaGBkYmhgZWhgYWTgaGhOrDgAVPjXz</recordid><startdate>20160310</startdate><enddate>20160310</enddate><creator>MISSONI, ALBERT</creator><creator>PICHLER, MATTHIAS</creator><scope>EVB</scope></search><sort><creationdate>20160310</creationdate><title>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem</title><author>MISSONI, ALBERT ; PICHLER, MATTHIAS</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102014218028A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2016</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>MISSONI, ALBERT</creatorcontrib><creatorcontrib>PICHLER, MATTHIAS</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>MISSONI, ALBERT</au><au>PICHLER, MATTHIAS</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem</title><date>2016-03-10</date><risdate>2016</risdate><abstract>Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem, mit: einer Dateneingabestufe zum Empfangen eines Mittelspannungsdatenbussignals von einer Master-Vorrichtung und zum Bereitstellen eines Mittelspannungsdatensignals an einen Datensignalpegelabwärtsschieber, der ein entsprechendes Niederspannungsdatensignal erzeugt; eine Takteingabestufe zum Empfangen eines Mittelspannungstaktbussignals von der Master-Vorrichtung und zum Bereitstellen eines Mittelspannungstaktsignals an einem Taktsignalpegelabwärtsschieber, der ein entsprechendes Niederspannungstaktsignal erzeugt; eine Schnittstellenlogik, die das Niederspannungstaktsignal und das Niederspannungsdatensignal empfängt und eine oder mehrere logische Operationen ausführt, um basierend darauf ein oder mehrere Niederspannungsausgabedatensignale zu erzeugen; ein Synchronisationsverzögerungsflipflop mit einem Verzögerungsflipflopdateneingang, einem Verzögerungsflipfloptakteingang und einem Verzögerungsflipfloptaktausgang, worin ein asynchrones Mittelspannungsausgabedatensignal dem Verzögerungsdatenflipflopeingang zugeführt wird, worin ein Mittelspannungsausgabetaktsignal dem Verzögerungsflipfloptakteingang zugeführt wird und worin der Verzögerungsflipflopdatenausgang ein synchrones Mittelspannungsausgabedatensignal bereitstellt; und eine Datenausgabestufe, die ein Mittelspannungsdatenbussignal an die Master-Vorrichtung sendet, worin das synchrone Mittelspannungsausgabesignal der Datenausgabestufe zugeführt wird. A slave device for a serial synchronous full duplex bus system, which has a data input stage, a clock input stage, an interface logic, a synchronization delay flip-flop, and a data output stage. The slave device is manufactured using nanometer technologies. Also, a method for operating the slave device.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE102014218028A1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title Slave-Vorrichtung für ein serielles, synchrones Vollduplexbussystem
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-04T14%3A19%3A30IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=MISSONI,%20ALBERT&rft.date=2016-03-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102014218028A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true