False polarity protection circuit with first and second input terminals for supply voltage and first and second output terminals for preparing an output voltage
The false polarity protection circuit is designed with a first switch arrangement (T11,T12,RE1) which is connected between the first input terminals (EK1) and the first output terminals (AK1) and a second switch arrangement (T2,RE2) is connected between the second input terminals (EK2) and the secon...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | PECHLANER, ANDREAS |
description | The false polarity protection circuit is designed with a first switch arrangement (T11,T12,RE1) which is connected between the first input terminals (EK1) and the first output terminals (AK1) and a second switch arrangement (T2,RE2) is connected between the second input terminals (EK2) and the second output terminals (AK2). A third switch arrangement (T3,RE3) is provided which is connected between the first input terminal (EK1) and the second output terminal (AK2). A fourth switch element (T41,T42,RE4) is provided between the second input terminal (EK2) and the first output terminal (AK1).
Die vorliegende Erfindung betrifft eine Verpolschutzschaltung, die folgende Merkmale aufweisen: DOLLAR A - erste und zweite Eingangsklemmen (EK1, EK2) zum Anlegen einer Versorgungsspannung (Vbat), DOLLAR A - erste und zweite Ausgangsklemmen (AK1, AK2) zum Bereitstellen einer Ausgangsspannung (Vout), DOLLAR A - eine erste Schalteranordnung (T11; T12; RE1), die zwischen der ersten Eingangsklemme (EK1) und der ersten Ausgangsklemme (AK1) verschaltet ist und eine zweite Schalteranordnung (T2; RE2), die zwischen der zweiten Eingangsklemme (EK2) und der zweiten Ausgangsklemme (AK2) verschaltet ist, DOLLAR A - eine dritte Schalteranordnung (T3; RE3), die zwischen der ersten Eingangsklemme (EK1) und der zweiten Ausgangsklemme (AK2) verschaltet ist, eine vierte Schalteranordnung (T41; T42; RE4), die zwischen der zweiten Eingangsklemme (EK2) und der ersten Ausgangsklemme (AK1) verschaltet ist. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE10042583A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE10042583A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE10042583A13</originalsourceid><addsrcrecordid>eNqNjjEKwkAQRdNYiHqH8QBCYhRsRRM8gH1Y1okOxJ1hd1bJbTyqq8QqjdVv3n__T7NXbbqAINwZT9qDeFa0SuzAkreRFJ6kN2jJBwXjLhDQcgpyEhUU_Z1cUkDLHkIU6Xp4cKfmil961OOo46J4lLTvron8EYNlnk3az8XFkLNsWVfnw2mFwg0GMRYdanOsijzfrLe7cl-U_zBvB-FWYw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>False polarity protection circuit with first and second input terminals for supply voltage and first and second output terminals for preparing an output voltage</title><source>esp@cenet</source><creator>PECHLANER, ANDREAS</creator><creatorcontrib>PECHLANER, ANDREAS</creatorcontrib><description>The false polarity protection circuit is designed with a first switch arrangement (T11,T12,RE1) which is connected between the first input terminals (EK1) and the first output terminals (AK1) and a second switch arrangement (T2,RE2) is connected between the second input terminals (EK2) and the second output terminals (AK2). A third switch arrangement (T3,RE3) is provided which is connected between the first input terminal (EK1) and the second output terminal (AK2). A fourth switch element (T41,T42,RE4) is provided between the second input terminal (EK2) and the first output terminal (AK1).
Die vorliegende Erfindung betrifft eine Verpolschutzschaltung, die folgende Merkmale aufweisen: DOLLAR A - erste und zweite Eingangsklemmen (EK1, EK2) zum Anlegen einer Versorgungsspannung (Vbat), DOLLAR A - erste und zweite Ausgangsklemmen (AK1, AK2) zum Bereitstellen einer Ausgangsspannung (Vout), DOLLAR A - eine erste Schalteranordnung (T11; T12; RE1), die zwischen der ersten Eingangsklemme (EK1) und der ersten Ausgangsklemme (AK1) verschaltet ist und eine zweite Schalteranordnung (T2; RE2), die zwischen der zweiten Eingangsklemme (EK2) und der zweiten Ausgangsklemme (AK2) verschaltet ist, DOLLAR A - eine dritte Schalteranordnung (T3; RE3), die zwischen der ersten Eingangsklemme (EK1) und der zweiten Ausgangsklemme (AK2) verschaltet ist, eine vierte Schalteranordnung (T41; T42; RE4), die zwischen der zweiten Eingangsklemme (EK2) und der ersten Ausgangsklemme (AK1) verschaltet ist.</description><edition>7</edition><language>eng ; ger</language><subject>CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTINGELECTRIC POWER ; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER ; ELECTRICITY ; EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS ; GENERATION ; SYSTEMS FOR STORING ELECTRIC ENERGY</subject><creationdate>2002</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20020328&DB=EPODOC&CC=DE&NR=10042583A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20020328&DB=EPODOC&CC=DE&NR=10042583A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PECHLANER, ANDREAS</creatorcontrib><title>False polarity protection circuit with first and second input terminals for supply voltage and first and second output terminals for preparing an output voltage</title><description>The false polarity protection circuit is designed with a first switch arrangement (T11,T12,RE1) which is connected between the first input terminals (EK1) and the first output terminals (AK1) and a second switch arrangement (T2,RE2) is connected between the second input terminals (EK2) and the second output terminals (AK2). A third switch arrangement (T3,RE3) is provided which is connected between the first input terminal (EK1) and the second output terminal (AK2). A fourth switch element (T41,T42,RE4) is provided between the second input terminal (EK2) and the first output terminal (AK1).
Die vorliegende Erfindung betrifft eine Verpolschutzschaltung, die folgende Merkmale aufweisen: DOLLAR A - erste und zweite Eingangsklemmen (EK1, EK2) zum Anlegen einer Versorgungsspannung (Vbat), DOLLAR A - erste und zweite Ausgangsklemmen (AK1, AK2) zum Bereitstellen einer Ausgangsspannung (Vout), DOLLAR A - eine erste Schalteranordnung (T11; T12; RE1), die zwischen der ersten Eingangsklemme (EK1) und der ersten Ausgangsklemme (AK1) verschaltet ist und eine zweite Schalteranordnung (T2; RE2), die zwischen der zweiten Eingangsklemme (EK2) und der zweiten Ausgangsklemme (AK2) verschaltet ist, DOLLAR A - eine dritte Schalteranordnung (T3; RE3), die zwischen der ersten Eingangsklemme (EK1) und der zweiten Ausgangsklemme (AK2) verschaltet ist, eine vierte Schalteranordnung (T41; T42; RE4), die zwischen der zweiten Eingangsklemme (EK2) und der ersten Ausgangsklemme (AK1) verschaltet ist.</description><subject>CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTINGELECTRIC POWER</subject><subject>CONVERSION OR DISTRIBUTION OF ELECTRIC POWER</subject><subject>ELECTRICITY</subject><subject>EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS</subject><subject>GENERATION</subject><subject>SYSTEMS FOR STORING ELECTRIC ENERGY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2002</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjjEKwkAQRdNYiHqH8QBCYhRsRRM8gH1Y1okOxJ1hd1bJbTyqq8QqjdVv3n__T7NXbbqAINwZT9qDeFa0SuzAkreRFJ6kN2jJBwXjLhDQcgpyEhUU_Z1cUkDLHkIU6Xp4cKfmil961OOo46J4lLTvron8EYNlnk3az8XFkLNsWVfnw2mFwg0GMRYdanOsijzfrLe7cl-U_zBvB-FWYw</recordid><startdate>20020328</startdate><enddate>20020328</enddate><creator>PECHLANER, ANDREAS</creator><scope>EVB</scope></search><sort><creationdate>20020328</creationdate><title>False polarity protection circuit with first and second input terminals for supply voltage and first and second output terminals for preparing an output voltage</title><author>PECHLANER, ANDREAS</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE10042583A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; ger</language><creationdate>2002</creationdate><topic>CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTINGELECTRIC POWER</topic><topic>CONVERSION OR DISTRIBUTION OF ELECTRIC POWER</topic><topic>ELECTRICITY</topic><topic>EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS</topic><topic>GENERATION</topic><topic>SYSTEMS FOR STORING ELECTRIC ENERGY</topic><toplevel>online_resources</toplevel><creatorcontrib>PECHLANER, ANDREAS</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PECHLANER, ANDREAS</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>False polarity protection circuit with first and second input terminals for supply voltage and first and second output terminals for preparing an output voltage</title><date>2002-03-28</date><risdate>2002</risdate><abstract>The false polarity protection circuit is designed with a first switch arrangement (T11,T12,RE1) which is connected between the first input terminals (EK1) and the first output terminals (AK1) and a second switch arrangement (T2,RE2) is connected between the second input terminals (EK2) and the second output terminals (AK2). A third switch arrangement (T3,RE3) is provided which is connected between the first input terminal (EK1) and the second output terminal (AK2). A fourth switch element (T41,T42,RE4) is provided between the second input terminal (EK2) and the first output terminal (AK1).
Die vorliegende Erfindung betrifft eine Verpolschutzschaltung, die folgende Merkmale aufweisen: DOLLAR A - erste und zweite Eingangsklemmen (EK1, EK2) zum Anlegen einer Versorgungsspannung (Vbat), DOLLAR A - erste und zweite Ausgangsklemmen (AK1, AK2) zum Bereitstellen einer Ausgangsspannung (Vout), DOLLAR A - eine erste Schalteranordnung (T11; T12; RE1), die zwischen der ersten Eingangsklemme (EK1) und der ersten Ausgangsklemme (AK1) verschaltet ist und eine zweite Schalteranordnung (T2; RE2), die zwischen der zweiten Eingangsklemme (EK2) und der zweiten Ausgangsklemme (AK2) verschaltet ist, DOLLAR A - eine dritte Schalteranordnung (T3; RE3), die zwischen der ersten Eingangsklemme (EK1) und der zweiten Ausgangsklemme (AK2) verschaltet ist, eine vierte Schalteranordnung (T41; T42; RE4), die zwischen der zweiten Eingangsklemme (EK2) und der ersten Ausgangsklemme (AK1) verschaltet ist.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; ger |
recordid | cdi_epo_espacenet_DE10042583A1 |
source | esp@cenet |
subjects | CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTINGELECTRIC POWER CONVERSION OR DISTRIBUTION OF ELECTRIC POWER ELECTRICITY EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS GENERATION SYSTEMS FOR STORING ELECTRIC ENERGY |
title | False polarity protection circuit with first and second input terminals for supply voltage and first and second output terminals for preparing an output voltage |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-28T16%3A28%3A19IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PECHLANER,%20ANDREAS&rft.date=2002-03-28&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE10042583A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |