Circuit arrangement of a playback device of an audio signal digital processing
Zapojení prehrávace digitálního zpracování zvukového signálu je urcené zejména pro výuku jazyku. Blok (1) magnetofonového kazetového prehrávace je svým výstupem pripojen ke vstupu bloku (2) vstupního analogového zesilovace, jehož výstup je pripojen na tretí vstup bloku (3) A/D a D/A prevodníku, kter...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | cze ; eng |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Zapojení prehrávace digitálního zpracování zvukového signálu je urcené zejména pro výuku jazyku. Blok (1) magnetofonového kazetového prehrávace je svým výstupem pripojen ke vstupu bloku (2) vstupního analogového zesilovace, jehož výstup je pripojen na tretí vstup bloku (3) A/D a D/A prevodníku, který má první výstup pripojen k prvnímu vstupu bloku (6) pameti a druhý výstup ke vstupu bloku (7) sluchátek a druhý vstup k výstupu bloku (4) rídicí jednotky. Ta je dále propojena svým vstupem s výstupem bloku prijímace (5) propojeným svým výstupem na výstup bloku (8) vysílace, jenž je spojen s výstupem bloku ovládání (9), pricemž výstup bloku (4) je pripojen na druhý vstup bloku (6) pameti.
The invented circuit arrangement of a playback device of an audio signal digital processing is intended particularly for language teaching. A block (1) of a cassette recorder has its output connected to an input of an input analog amplifier block (2) the output of which is connected to a third input of A/ and D/A converter block (3) having the first output connected to first input of a memory block (6) and the second output to the input of earphones block (7) and the second output to an output of a control unit block (4). The control unit input is connected to the output of a receiver block (5) having its output connected to the output of a transmitter block (8) wherein the transmitter block (8)is connected to a control block (9) output, wherein the control unit block (4) output is connected to the second input of the memory block (6). |
---|