Data driver
本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | chi ; eng |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | DOSHO SHIRO TSUCHI YASUYUKI NAKAGAWA HIROFUMI |
description | 本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。 |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_CN1490784A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>CN1490784A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_CN1490784A3</originalsourceid><addsrcrecordid>eNrjZOB2SSxJVEgpyixLLeJhYE1LzClO5YXS3Azybq4hzh66qQX58anFBYnJqXmpJfHOfoYmlgbmFiaOxoRVAABj3xxW</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Data driver</title><source>esp@cenet</source><creator>DOSHO SHIRO ; TSUCHI YASUYUKI ; NAKAGAWA HIROFUMI</creator><creatorcontrib>DOSHO SHIRO ; TSUCHI YASUYUKI ; NAKAGAWA HIROFUMI</creatorcontrib><description>本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。</description><edition>7</edition><language>chi ; eng</language><subject>ADVERTISING ; ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICESUSING STATIC MEANS TO PRESENT VARIABLE INFORMATION ; CRYPTOGRAPHY ; DISPLAY ; EDUCATION ; PHYSICS ; SEALS</subject><creationdate>2004</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20040421&DB=EPODOC&CC=CN&NR=1490784A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20040421&DB=EPODOC&CC=CN&NR=1490784A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>DOSHO SHIRO</creatorcontrib><creatorcontrib>TSUCHI YASUYUKI</creatorcontrib><creatorcontrib>NAKAGAWA HIROFUMI</creatorcontrib><title>Data driver</title><description>本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。</description><subject>ADVERTISING</subject><subject>ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICESUSING STATIC MEANS TO PRESENT VARIABLE INFORMATION</subject><subject>CRYPTOGRAPHY</subject><subject>DISPLAY</subject><subject>EDUCATION</subject><subject>PHYSICS</subject><subject>SEALS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2004</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZOB2SSxJVEgpyixLLeJhYE1LzClO5YXS3Azybq4hzh66qQX58anFBYnJqXmpJfHOfoYmlgbmFiaOxoRVAABj3xxW</recordid><startdate>20040421</startdate><enddate>20040421</enddate><creator>DOSHO SHIRO</creator><creator>TSUCHI YASUYUKI</creator><creator>NAKAGAWA HIROFUMI</creator><scope>EVB</scope></search><sort><creationdate>20040421</creationdate><title>Data driver</title><author>DOSHO SHIRO ; TSUCHI YASUYUKI ; NAKAGAWA HIROFUMI</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_CN1490784A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>chi ; eng</language><creationdate>2004</creationdate><topic>ADVERTISING</topic><topic>ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICESUSING STATIC MEANS TO PRESENT VARIABLE INFORMATION</topic><topic>CRYPTOGRAPHY</topic><topic>DISPLAY</topic><topic>EDUCATION</topic><topic>PHYSICS</topic><topic>SEALS</topic><toplevel>online_resources</toplevel><creatorcontrib>DOSHO SHIRO</creatorcontrib><creatorcontrib>TSUCHI YASUYUKI</creatorcontrib><creatorcontrib>NAKAGAWA HIROFUMI</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>DOSHO SHIRO</au><au>TSUCHI YASUYUKI</au><au>NAKAGAWA HIROFUMI</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Data driver</title><date>2004-04-21</date><risdate>2004</risdate><abstract>本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。</abstract><edition>7</edition><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | chi ; eng |
recordid | cdi_epo_espacenet_CN1490784A |
source | esp@cenet |
subjects | ADVERTISING ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICESUSING STATIC MEANS TO PRESENT VARIABLE INFORMATION CRYPTOGRAPHY DISPLAY EDUCATION PHYSICS SEALS |
title | Data driver |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-30T17%3A12%3A16IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=DOSHO%20SHIRO&rft.date=2004-04-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3ECN1490784A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |