METHOD FOR CHARACTERIZING IN PULSE MODE A III-V SEMICONDUCTOR TRANSISTOR AND ASSOCIATED TEST BED

The present invention relates to a method for characterizing in pulse mode a III-V semiconductor transistor (2) and to an associated test bed (1), in which method and bed an RF pre-pulse is applied to the gate (2a) of the transistor (2) with a power level NRF defined according to a first predetermin...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LABROUSSE, NICOLAS, CHARBONNIAUD, CHRISTOPHE, FAURE, MAXIME
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The present invention relates to a method for characterizing in pulse mode a III-V semiconductor transistor (2) and to an associated test bed (1), in which method and bed an RF pre-pulse is applied to the gate (2a) of the transistor (2) with a power level NRF defined according to a first predetermined relationship so as to set the state of charge of traps in the transistor (2), then a first DC pulse and a second DC pulse are applied to the gate (2a) and to the drain (2b) of the transistor (2), respectively, the first DC pulse and the second DC pulse having a first DC level N1 and a second DC level N2 defined according to a second predetermined relationship, respectively. Procédé de caractérisation en mode impulsionnel d'un transistor à semi-conducteur III-V et banc de mesures associé La présente invention concerne un procédé de caractérisation en mode impulsionnel d'un transistor (2) à semi-conducteur III-V et un banc de mesure (1) associé, dans lesquels une pré-impulsion RF est appliquée sur la grille (2a) du transistor (2) avec un niveau de puissance NRF défini selon une première loi de variation prédéterminée de manière à fixer l'état de charge des pièges dans le transistor (2), puis une première impulsion DC et une seconde impulsion DC sont respectivement appliquées sur la grille (2a) et le drain (2b) du transistor (2), la première impulsion DC et la seconde impulsion DC ayant respectivement un premier niveau DC N1 et un second niveau DC N2 définis selon une seconde loi de variation prédéterminée.